摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 课题背景及意义 | 第15-16页 |
1.2 发展现状 | 第16页 |
1.3 论文的主要工作及内容安排 | 第16-19页 |
1.3.1 论文的主要工作 | 第16-17页 |
1.3.2 论文的内容安排 | 第17-19页 |
第二章 PD雷达信号处理流程及其算法介绍 | 第19-33页 |
2.1 PD雷达的处理流程 | 第19页 |
2.2 数字下变频 | 第19-23页 |
2.2.1 低通滤波法 | 第20页 |
2.2.2 多相滤波法 | 第20-22页 |
2.2.3 算法分析与选择 | 第22-23页 |
2.3 脉冲压缩 | 第23-28页 |
2.3.1 脉冲压缩的原理 | 第23-25页 |
2.3.2 快速傅里叶变换 | 第25-27页 |
2.3.3 算法的分析与选择 | 第27-28页 |
2.4 动目标检测 | 第28-31页 |
2.4.1 动目标检测的原理 | 第28-31页 |
2.4.2 算法分析与选择 | 第31页 |
2.5 恒虚警检测与速度距离解模糊技术 | 第31-32页 |
2.5.1 恒虚警检测技术 | 第31页 |
2.5.2 速度距离解模糊技术 | 第31-32页 |
2.5.3 恒虚警处理和解模糊技术的实现 | 第32页 |
2.6 本章小结 | 第32-33页 |
第三章 时分复用结构的PD雷达处理器的设计 | 第33-55页 |
3.1 PD雷达信号处理器基本实现结构分析 | 第33-37页 |
3.2 时分复用结构的PD雷达信号处理器的规划与设计 | 第37-38页 |
3.2.1 数据位宽的选择 | 第37页 |
3.2.2 PD雷达信号处理器的整体结构 | 第37-38页 |
3.3 时分复用结构的PD雷达信号处理器的子模块设计 | 第38-52页 |
3.3.1 乘法器阵列模块的设计 | 第38-40页 |
3.3.2 数据控制模块的设计 | 第40-42页 |
3.3.3 数据后处理模块的设计 | 第42-44页 |
3.3.4 数据调整模块的设计 | 第44-46页 |
3.3.5 地址产生模块的设计 | 第46-49页 |
3.3.6 逻辑控制模块的设计 | 第49-51页 |
3.3.7 存储模块和蝶形因子模块设计 | 第51-52页 |
3.4 时分复用结构的PD雷达信号处理器的工作步骤 | 第52-53页 |
3.5 本章小结 | 第53-55页 |
第四章 时分复用型PD雷达信号处理器的验证与实现 | 第55-67页 |
4.1 PD雷达信号处理器的功能验证与误差分析 | 第55-63页 |
4.1.1 验证平台的搭建 | 第55-56页 |
4.1.2 仿真结果及误差分析 | 第56-63页 |
4.2 电路实现及性能评估 | 第63-65页 |
4.2.1 PD雷达信号处理器的约束设置 | 第63页 |
4.2.2 PD雷达信号处理器的性能评估 | 第63-65页 |
4.3 形式验证及其验证报告分析 | 第65-66页 |
4.4 本章小结 | 第66-67页 |
第五章 总结与展望 | 第67-69页 |
5.1 论文总结 | 第67页 |
5.2 工作展望 | 第67-69页 |
参考文献 | 第69-71页 |
致谢 | 第71-73页 |
作者简介 | 第73-74页 |