摘要 | 第1-7页 |
ABSTRACT | 第7-11页 |
第一章 绪论 | 第11-14页 |
·国内外最新动态 | 第11页 |
·选题依据和必要性 | 第11-12页 |
·配置体系的发展 | 第12-13页 |
·本文的主要工作和结构安排 | 第13-14页 |
第二章 配置体系机制的分析 | 第14-37页 |
·高密度 FPGA 的架构 | 第14-20页 |
·CLB 模块 | 第15-16页 |
·IOB 模块 | 第16-17页 |
·BRAM 模块 | 第17-18页 |
·乘法器模块 | 第18页 |
·DCM 模块 | 第18-19页 |
·互连布线模块 | 第19页 |
·配置模块 | 第19-20页 |
·配置模式 | 第20-25页 |
·从串配置模式 | 第20-21页 |
·主串配置模式 | 第21-22页 |
·主 SelectMAP 配置模式 | 第22-23页 |
·从 SelectMAP 配置模式 | 第23页 |
·边界扫描配置模式 | 第23-24页 |
·配置引脚 | 第24-25页 |
·配置流程 | 第25-30页 |
·载入比特流数据 | 第27-29页 |
·边界扫描的配置流程 | 第29-30页 |
·回读 | 第30-35页 |
·回读的所需要的设置 | 第30页 |
·通过 SelectMAP 模式读取配置寄存器(FPGA 仍然正常工作) | 第30-31页 |
·通过 SelectMAP 模式读取 SRAM 阵列(FPGA“关机”操作) | 第31-32页 |
·通过边界扫描接口访问配置寄存器 | 第32-33页 |
·通过边界扫描接口的读取内部 SRAM 阵列 | 第33-35页 |
·DES 加密 | 第35-36页 |
·本章小结 | 第36-37页 |
第三章 配置和回读电路的设计和仿真 | 第37-67页 |
·配置电路的设计和仿真 | 第37-56页 |
·同步字 | 第39-40页 |
·CRC 寄存器 | 第40-41页 |
·FLR 帧长寄存器 | 第41-43页 |
·COR 配置选项寄存器 | 第43-45页 |
·器件 ID 寄存器 | 第45-46页 |
·MASK 掩码寄存器和 CTL 控制寄存器 | 第46页 |
·SWITCH 命令 | 第46-47页 |
·FAR 帧地址寄存器 | 第47-50页 |
·WCFG 命令和向 FDRI 写入配置数据 | 第50-55页 |
·载入完配置 SRAM 阵列的数据后的命令 | 第55-56页 |
·回读电路的设计和仿真 | 第56-66页 |
·回读操作的原理分析 | 第56-57页 |
·回读数据校验 | 第57-59页 |
·回读电路的设计和仿真 | 第59-66页 |
·本章小结 | 第66-67页 |
第四章 DES 解密电路设计和仿真 | 第67-85页 |
·算法分析 | 第67-73页 |
·电路分析 | 第73-84页 |
·本章小结 | 第84-85页 |
第五章 结论 | 第85-86页 |
·本文的主要贡献 | 第85页 |
·下一步工作的展望 | 第85-86页 |
致谢 | 第86-87页 |
参考文献 | 第87-88页 |