基于FPGA的GEOS设计实现
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·EOS 技术 | 第7-9页 |
| ·论文的目的和工作内容 | 第9-11页 |
| 第二章 SDH 原理 | 第11-20页 |
| ·SDH 的帧结构 | 第11-13页 |
| ·高阶指针调整技术 | 第13-16页 |
| ·级联技术 | 第16-20页 |
| ·相邻级联 | 第16-17页 |
| ·虚级联 | 第17-20页 |
| 第三章 千兆以太网技术 | 第20-27页 |
| ·千兆以太网物理层和链路层模型 | 第21-22页 |
| ·千兆以太网物理层编码 | 第22-23页 |
| ·常用千兆以太网 MAC 层接口 | 第23-25页 |
| ·以太网 MAC 帧结构 | 第25-27页 |
| 第四章 链路层封装协议 | 第27-33页 |
| ·PPP 协议 | 第27-28页 |
| ·LAPS 协议 | 第28-29页 |
| ·GFP 协议 | 第29-31页 |
| ·三种封装协议的比较 | 第31-33页 |
| 第五章 FPGA 技术 | 第33-37页 |
| ·FPGA 设计流程 | 第33-35页 |
| ·FPGA 高速接口 | 第35-37页 |
| 第六章 GEOS 设计方案 | 第37-43页 |
| ·GEOS 电路设计 | 第37-39页 |
| ·GEOS 电路器件的选择 | 第39-43页 |
| 第七章 GEOS 模块的实现与测试 | 第43-56页 |
| ·GEOS 功能模块的划分 | 第43-53页 |
| ·发送模块的处理 | 第43-48页 |
| ·接收模块的处理 | 第48-51页 |
| ·高速接口模块的处理 | 第51-53页 |
| ·GEOS 硬件测试 | 第53-56页 |
| 第八章 结束语 | 第56-57页 |
| 参考文献 | 第57-59页 |
| 发表论文和参加科研情况说明 | 第59-60页 |
| 致谢 | 第60页 |