| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究背景和意义 | 第7-8页 |
| ·国内外 DBS 成像发展概况 | 第8-10页 |
| ·DBS 成像实时处理系统概述 | 第10-11页 |
| ·论文的内容安排 | 第11-13页 |
| 第二章 DBS 成像理论 | 第13-25页 |
| ·概述 | 第13页 |
| ·DBS 成像基本原理 | 第13-15页 |
| ·DBS 成像参数设计 | 第15-20页 |
| ·距离和方位波束宽度设计 | 第16页 |
| ·测绘带宽设计 | 第16-17页 |
| ·脉冲重复频率范围设计 | 第17页 |
| ·积累点数与重频设计 | 第17-20页 |
| ·波束扫描速度设计 | 第20页 |
| ·DBS 成像算法 | 第20-25页 |
| 第三章 FPGA 系统设计和算法映射 | 第25-41页 |
| ·FPGA 系统设计 | 第25-30页 |
| ·FPGA 系统设计概述 | 第25-26页 |
| ·FPGA 系统设计流程 | 第26-30页 |
| ·DBS 成像算法映射 | 第30-34页 |
| ·算法实现的硬件板卡介绍 | 第30-31页 |
| ·成像算法的硬件映射 | 第31-33页 |
| ·算法中 DSP 的功能 | 第33-34页 |
| ·FPGA 和 DSP 通信接口 | 第34-35页 |
| ·FPGA 算法模块和 DDRII 模块通信接口设计 | 第35-39页 |
| ·DDRII 模块接口设计 | 第35-37页 |
| ·兵乓操作思想 | 第37-38页 |
| ·接口模块管脚功能和设置 | 第38-39页 |
| ·小结 | 第39-41页 |
| 第四章 DBS 核心算法的 FPGA 实现 | 第41-57页 |
| ·FPGA 的流水线处理思想 | 第41-42页 |
| ·距离脉冲压缩的 FPGA 实现 | 第42-50页 |
| ·距离脉冲压缩原理和模块划分 | 第42-44页 |
| ·输入数据控制模块 | 第44页 |
| ·FFT 模块 | 第44-49页 |
| ·匹配函数相乘模块 | 第49-50页 |
| ·多普勒中心补偿和距离走动校正的 FPGA 设计 | 第50-52页 |
| ·方位向 FPGA 设计 | 第52页 |
| ·FPGA 芯片间通信模块 | 第52-55页 |
| ·总结 | 第55-57页 |
| 第五章 实时数据仿真 | 第57-69页 |
| ·实时仿真系统架构 | 第57-58页 |
| ·核心模块 FPGA 设计结果 | 第58-65页 |
| ·系统仿真结果和理论比较 | 第65-67页 |
| ·小结 | 第67-69页 |
| 第六章 总结与展望 | 第69-71页 |
| 致谢 | 第71-73页 |
| 参考文献 | 第73-75页 |
| 作者在攻读硕士学位期间(合作)的研究成果 | 第75-76页 |