多核结构下片内存储系统的模型模拟技术研究
摘要 | 第1-11页 |
Abstract | 第11-13页 |
第一章 绪论 | 第13-23页 |
·研究背景和意义 | 第13-14页 |
·体系结构模拟技术 | 第14-19页 |
·体系结构模拟技术的概念与意义 | 第14-15页 |
·体系结构模拟技术的发展历程 | 第15-16页 |
·体系结构模拟器的分类 | 第16-18页 |
·体系结构模拟器的评价标准 | 第18-19页 |
·多核体系结构及存储系统面临的新问题 | 第19-21页 |
·课题研究目标及主要工作 | 第21-22页 |
·论文组织结构 | 第22-23页 |
第二章 国内外相关研究现状 | 第23-33页 |
·体系结构模型模拟 | 第23-28页 |
·传统单线程超标量体系结构模拟 | 第23-25页 |
·多处理器全系统模拟 | 第25-26页 |
·多核多线程体系结构模拟 | 第26-28页 |
·存储系统模型模拟 | 第28-29页 |
·多尺度模型模拟 | 第29-32页 |
·本章小结 | 第32-33页 |
第三章 CMP结构片上缓存性能模拟 | 第33-50页 |
·多级缓存组织方式描述 | 第33-34页 |
·缓存模型 | 第34-37页 |
·cache结构模型概念描述 | 第34页 |
·cache结构模型实现 | 第34-37页 |
·缓存控制单元模型 | 第37-40页 |
·宏观的访存请求处理过程 | 第37-38页 |
·访存请求处理单元 | 第38-39页 |
·访存队列 | 第39-40页 |
·缓存一致性协议简介 | 第40-45页 |
·缓存一致性及一致性协议 | 第40-43页 |
·SLICC语言简介 | 第43-45页 |
·统计模块 | 第45-46页 |
·缓存性能模拟的实验验证 | 第46-48页 |
·本章小结 | 第48-50页 |
第四章 片上缓存的多尺度建模 | 第50-62页 |
·理论模型的结构级设计 | 第50-57页 |
·简单cache的内部结构 | 第50-52页 |
·cache的多体结构 | 第52-55页 |
·多体结构的互联网络 | 第55-57页 |
·理论模型的器件级设计 | 第57-60页 |
·译码电路 | 第57-58页 |
·存储单元 | 第58页 |
·导线 | 第58-59页 |
·互联网络 | 第59页 |
·其他器件 | 第59-60页 |
·理论模型的工艺级设计 | 第60-61页 |
·门电路的工艺参数 | 第60-61页 |
·导线的工艺参数 | 第61页 |
·本章小结 | 第61-62页 |
第五章 片上缓存的多尺度模拟 | 第62-79页 |
·片上缓存的面积模拟 | 第62-66页 |
·面积模拟的理论阐述 | 第62-65页 |
·面积模拟的实验验证 | 第65-66页 |
·片上缓存的延迟模拟 | 第66-70页 |
·延迟模拟的理论阐述 | 第66-67页 |
·延迟模拟的实验验证 | 第67-68页 |
·动态延迟模拟 | 第68-69页 |
·动态延迟模拟的实验验证 | 第69-70页 |
·片上缓存的功耗模拟 | 第70-76页 |
·功耗模拟的理论阐述 | 第70-73页 |
·功耗模拟的实验验证 | 第73-75页 |
·动态的功耗模拟 | 第75页 |
·动态的功耗模拟验证 | 第75-76页 |
·面积、延迟、功耗模拟间的关系 | 第76-78页 |
·本章小结 | 第78-79页 |
第六章 结 束 语 | 第79-82页 |
·工作总结 | 第79-80页 |
·研究展望 | 第80-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-88页 |
作者在学期间取得的学术成果 | 第88页 |