首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

多核结构下片内存储系统的模型模拟技术研究

摘要第1-11页
Abstract第11-13页
第一章 绪论第13-23页
   ·研究背景和意义第13-14页
   ·体系结构模拟技术第14-19页
     ·体系结构模拟技术的概念与意义第14-15页
     ·体系结构模拟技术的发展历程第15-16页
     ·体系结构模拟器的分类第16-18页
     ·体系结构模拟器的评价标准第18-19页
   ·多核体系结构及存储系统面临的新问题第19-21页
   ·课题研究目标及主要工作第21-22页
   ·论文组织结构第22-23页
第二章 国内外相关研究现状第23-33页
   ·体系结构模型模拟第23-28页
     ·传统单线程超标量体系结构模拟第23-25页
     ·多处理器全系统模拟第25-26页
     ·多核多线程体系结构模拟第26-28页
   ·存储系统模型模拟第28-29页
   ·多尺度模型模拟第29-32页
   ·本章小结第32-33页
第三章 CMP结构片上缓存性能模拟第33-50页
   ·多级缓存组织方式描述第33-34页
   ·缓存模型第34-37页
     ·cache结构模型概念描述第34页
     ·cache结构模型实现第34-37页
   ·缓存控制单元模型第37-40页
     ·宏观的访存请求处理过程第37-38页
     ·访存请求处理单元第38-39页
     ·访存队列第39-40页
   ·缓存一致性协议简介第40-45页
     ·缓存一致性及一致性协议第40-43页
     ·SLICC语言简介第43-45页
   ·统计模块第45-46页
   ·缓存性能模拟的实验验证第46-48页
   ·本章小结第48-50页
第四章 片上缓存的多尺度建模第50-62页
   ·理论模型的结构级设计第50-57页
     ·简单cache的内部结构第50-52页
     ·cache的多体结构第52-55页
     ·多体结构的互联网络第55-57页
   ·理论模型的器件级设计第57-60页
     ·译码电路第57-58页
     ·存储单元第58页
     ·导线第58-59页
     ·互联网络第59页
     ·其他器件第59-60页
   ·理论模型的工艺级设计第60-61页
     ·门电路的工艺参数第60-61页
     ·导线的工艺参数第61页
   ·本章小结第61-62页
第五章 片上缓存的多尺度模拟第62-79页
   ·片上缓存的面积模拟第62-66页
     ·面积模拟的理论阐述第62-65页
     ·面积模拟的实验验证第65-66页
   ·片上缓存的延迟模拟第66-70页
     ·延迟模拟的理论阐述第66-67页
     ·延迟模拟的实验验证第67-68页
     ·动态延迟模拟第68-69页
     ·动态延迟模拟的实验验证第69-70页
   ·片上缓存的功耗模拟第70-76页
     ·功耗模拟的理论阐述第70-73页
     ·功耗模拟的实验验证第73-75页
     ·动态的功耗模拟第75页
     ·动态的功耗模拟验证第75-76页
   ·面积、延迟、功耗模拟间的关系第76-78页
   ·本章小结第78-79页
第六章 结 束 语第79-82页
   ·工作总结第79-80页
   ·研究展望第80-82页
致谢第82-83页
参考文献第83-88页
作者在学期间取得的学术成果第88页

论文共88页,点击 下载论文
上一篇:雪莲对动脉粥样硬化大鼠血脂和C反应蛋白的影响
下一篇:基于本体的语义检索研究