摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-22页 |
§1.1 引言 | 第12-13页 |
§1.2 信道模型和信息度量 | 第13-15页 |
·信道模型 | 第13-14页 |
·信息度量 | 第14-15页 |
§1.3 信道容量和Shannon信道编码定理 | 第15-18页 |
·信道容量 | 第15-16页 |
·Shannon信道编码定理 | 第16-18页 |
§1.4 信道编译码规则及编码性能测度 | 第18-21页 |
·信道编码原则 | 第18-19页 |
·信道译码规则 | 第19-20页 |
·信道性能测度 | 第20-21页 |
§1.5 本文的主要工作及内容安排 | 第21-22页 |
第二章 线性分组码 | 第22-41页 |
§2.1 信道编码的概念 | 第22-23页 |
·信道编码的概念 | 第22页 |
·信道编码的一般分类 | 第22-23页 |
§2.2 线性分组码的概念 | 第23-29页 |
·线性分组码的定义 | 第23-24页 |
·分组码的生成和校验矩阵 | 第24-25页 |
·生成矩阵 | 第24-25页 |
·校验矩阵 | 第25页 |
·码重和距离 | 第25-27页 |
·分组码的最小距离界 | 第27-29页 |
·汉明(Hamming)界 | 第27-28页 |
·辛格尔顿(Sinfleton)界 | 第28页 |
·普罗特金(Plotkin)界 | 第28-29页 |
§2.3 常见的线性分组码 | 第29-38页 |
·汉明码 | 第29-30页 |
·循环码 | 第30-35页 |
·循环码的特点 | 第31-33页 |
·循环码的生成多项式和生成矩阵 | 第33-35页 |
·BCH码和RS码 | 第35-38页 |
·BCH码 | 第35-37页 |
·RS码(Reed-Solomon code)里德-索洛蒙码 | 第37-38页 |
§2.4 线性分组码的译码 | 第38-40页 |
§2.5 本章小结 | 第40-41页 |
第三章 Turbo乘积码的原理及其算法仿真 | 第41-63页 |
§3.1 Turbo乘积码 | 第41-43页 |
·Turbo码 | 第41-42页 |
·Turbo乘积码的提出和发展 | 第42-43页 |
§3.2 Turbo乘积码的构造原理 | 第43-45页 |
·Turbo乘积码子码的选择 | 第43-44页 |
·Turbo乘积码编码结构 | 第44-45页 |
§3.3 Turbo乘积码的交织种类 | 第45-48页 |
·交织设计原则 | 第45-47页 |
·汉明重原则 | 第45-46页 |
·随机性原则 | 第46-47页 |
·块交织 | 第47页 |
·螺旋交织 | 第47-48页 |
§3.4 基于Chase Turbo乘积码的迭代译码算法 | 第48-56页 |
·Turbo乘积码的代数译码 | 第48-49页 |
·Chase算法 | 第49-50页 |
·Turbo乘积码的软判决算法 | 第50-52页 |
·Turbo乘积码的软输出和外信息的求解 | 第52-54页 |
·Turbo乘积码的迭代译码算法 | 第54-56页 |
§3.5 Chase Ⅱ的迭代译码算法的仿真结果 | 第56-61页 |
·Turbo乘积码的仿真技术参数 | 第56-57页 |
·Turbo乘积码的译码编程实现 | 第57-59页 |
·Turbo乘积码的性能分析 | 第59-61页 |
§3.6 本章小结 | 第61-63页 |
第四章 Turbo乘积码的FPGA实现 | 第63-74页 |
§4.1 硬件实现工具简介 | 第63-64页 |
§4.2 FPGA设计流程 | 第64-69页 |
·设计输入 | 第64-66页 |
·设计综合 | 第66页 |
·仿真验证 | 第66-67页 |
·设计实现 | 第67页 |
·时序分析 | 第67-68页 |
·下载验证 | 第68-69页 |
§4.3 Turbo乘积码的FPGA实现 | 第69-73页 |
·技战术指标 | 第69页 |
·具体实现的硬件结构 | 第69-73页 |
§4.4 本章小结 | 第73-74页 |
第五章 结论与展望 | 第74-76页 |
参考文献 | 第76-78页 |
致谢 | 第78-79页 |
学位论文评阅及答辩情况表 | 第79页 |