基于DSP的声波数据传输系统设计及OFDM技术应用
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-12页 |
·研究背景 | 第8-9页 |
·声波调制技术发展状况 | 第9-10页 |
·主要内容 | 第10-12页 |
第二章 OFDM 系统原理介绍 | 第12-24页 |
·OFDM 系统基本结构 | 第12页 |
·OFDM 系统性能影响因素 | 第12-18页 |
·保护间隔和循环前缀引起的功率和速率损失 | 第12-14页 |
·加窗的影响 | 第14页 |
·OFDM 同步偏差的影响 | 第14-17页 |
·非理想信道估计偏差的影响 | 第17-18页 |
·OFDM 系统参数设定和帧结构设计 | 第18-22页 |
·OFDM 系统参数设定 | 第18页 |
·OFDM 帧结构设计 | 第18-22页 |
·本章小结 | 第22-24页 |
第三章 声波数据传输系统硬件设计 | 第24-40页 |
·硬件系统总体框图 | 第24-25页 |
·数据处理与控制单元 | 第25-33页 |
·电路结构介绍 | 第25-26页 |
·DSP 介绍及主要电路 | 第26-29页 |
·ADSP-BF532 介绍 | 第26页 |
·ADSP-BF532 内核供电电路 | 第26-27页 |
·ADSP-BF532 时钟电路 | 第27页 |
·ADSP-BF532 复位电路 | 第27-28页 |
·ADSP-BF532 JTAG 接口及配置电路 | 第28-29页 |
·FLASH 电路 | 第29-30页 |
·SDRAM 电路 | 第30-31页 |
·R5232 接口电路 | 第31页 |
·FPGA 介绍及主要电路 | 第31-33页 |
·EP2C8Q208 介绍 | 第31-32页 |
·I/O 端口分配 | 第32页 |
·EP2C8Q208 时钟电路 | 第32页 |
·EP2C8Q208 配置电路 | 第32-33页 |
·信号发射单元 | 第33-36页 |
·D/A 转换电路 | 第33-34页 |
·功率放大电路 | 第34-36页 |
·信号接收单元 | 第36-38页 |
·前端可控增益放大电路 | 第36-37页 |
·A/D 转换电路 | 第37-38页 |
·本章小结 | 第38-40页 |
第四章 FPGA 逻辑设计 | 第40-54页 |
·FPGA 逻辑总体结构 | 第40-41页 |
·信号发射逻辑 | 第41-48页 |
·SPORT0 接口逻辑 | 第41-42页 |
·数字上变频 | 第42-48页 |
·内插器 | 第43-44页 |
·FIR 低通滤波器 | 第44-47页 |
·混频器逻辑 | 第47-48页 |
·AD7945 控制逻辑 | 第48页 |
·信号接收逻辑 | 第48-52页 |
·SPORT1 接口逻辑 | 第48-49页 |
·SPI 接口逻辑 | 第49页 |
·数字下变频 | 第49-52页 |
·混频器 | 第50-51页 |
·FIR 低通滤波器 | 第51页 |
·抽取器 | 第51-52页 |
·AD7801 控制逻辑 | 第52页 |
·AD7492 控制逻辑 | 第52页 |
·本章小结 | 第52-54页 |
第五章 DSP 软件设计 | 第54-64页 |
·程序结构 | 第54-58页 |
·主程序结构 | 第54-55页 |
·中断服务程序结构 | 第55-58页 |
·主要算法 | 第58-62页 |
·QPSK 编码映射和编码解映射 | 第58页 |
·AGC 调节 | 第58-59页 |
·帧头检测及符号同步 | 第59-61页 |
·信道估计 | 第61-62页 |
·本章小结 | 第62-64页 |
第六章 系统测试 | 第64-66页 |
·测试方法 | 第64页 |
·测试结果 | 第64-65页 |
·结果分析 | 第65-66页 |
总结与展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-70页 |
作者在硕士期间参加的课题和发表的论文 | 第70-71页 |