摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
第1章 绪论 | 第8-13页 |
·课题概述 | 第8-10页 |
·课题研究的背景 | 第8-9页 |
·课题研究的目的和意义 | 第9-10页 |
·课题研究的国内外现状 | 第10-11页 |
·论文的主要内容 | 第11-13页 |
第2章 语音编码技术 | 第13-28页 |
·语音压缩编码概述 | 第13-16页 |
·语音信号数字处理的一般过程 | 第13-14页 |
·几个重要的声学特征 | 第14页 |
·语音压缩的潜力 | 第14-15页 |
·语音质量的评定 | 第15-16页 |
·语音压缩编码算法的发展与分类 | 第16-17页 |
·语音压缩编码的发展方向 | 第17页 |
·几种典型的语音压缩编码算法 | 第17-28页 |
·PCM波形编码 | 第17-19页 |
·线性预测 LPC | 第19-21页 |
·混合编码器原理 | 第21-24页 |
·多带激励 MBE编码及 AMBE算法 | 第24-28页 |
第3章 系统硬件设计 | 第28-54页 |
·硬件总体设计 | 第28-29页 |
·系统结构框图 | 第28页 |
·系统工作原理 | 第28-29页 |
·主芯片—语音编码解码芯片 AMBE-1000 | 第29-36页 |
·AMBE-1000的工作原理 | 第30-31页 |
·AMBE-1000芯片封装及引脚功能 | 第31-34页 |
·AMBE-1000输出/入帧格式及编码速率之间的关系 | 第34-36页 |
·语音编码解码单元设计 | 第36-40页 |
·A/D、D/A接口设计 | 第36-38页 |
·信道接口设计 | 第38-39页 |
·设计与调试中一些要注意的地方 | 第39-40页 |
·单片机控制单元设计 | 第40-42页 |
·音频信号数据采集单元设计 | 第42-44页 |
·片外存储器扩展单元设计 | 第44-48页 |
·28F640J5的引脚配置及功能特点 | 第45-46页 |
·28F640J5的接口电路设计 | 第46-48页 |
·其它硬件电路设计 | 第48-54页 |
·USB接口设计 | 第48-50页 |
·时钟电路设计 | 第50-52页 |
·WATCHDOG模块设计 | 第52-54页 |
第4章 系统控制程序设计 | 第54-62页 |
·控制程序设计方案 | 第54-55页 |
·数据发送程序设计 | 第55-58页 |
·数据接收程序设计 | 第58-61页 |
·下位机软件开发环境 | 第61-62页 |
第5章 硬件调试与性能测试 | 第62-67页 |
·PCB制板 | 第62-64页 |
·硬件调试 | 第64-66页 |
·性能测试 | 第66-67页 |
第6章 总结与展望 | 第67-69页 |
·总结 | 第67-68页 |
·展望 | 第68-69页 |
参考文献 | 第69-72页 |
作者在攻读硕士学位期间发表的学术论文 | 第72-73页 |
致谢 | 第73页 |