摘要 | 第1-5页 |
Abstract | 第5-13页 |
第一章 引言 | 第13-23页 |
·移动通信系统的发展 | 第13-14页 |
·未来移动通信系统主要技术特点 | 第14页 |
·OFDM 基本原理 | 第14-18页 |
·OFDM 系统基本模型 | 第15-16页 |
·保护间隔和循环前缀 | 第16-17页 |
·OFDM 系统中的峰值平均功率比 | 第17-18页 |
·OFDM 系统预失真技术 | 第18-20页 |
·非线性性对OFDM 信号的影响 | 第18-20页 |
·常用的预失真技术 | 第20页 |
·本文主要研究内容 | 第20-22页 |
·课题来源 | 第20-21页 |
·主要贡献 | 第21页 |
·论文结构及结构安排 | 第21-22页 |
·本章小结 | 第22-23页 |
第二章 B3G TDD 下行链路自适应预失真技术 | 第23-38页 |
·B3G TDD 下行链路物理层简介 | 第23-25页 |
·B3G TDD 下行链路基本参数 | 第23-24页 |
·B3G TDD 下行链路基本框架 | 第24页 |
·B3G TDD 系统帧结构 | 第24-25页 |
·自适应预失真基本原理 | 第25-30页 |
·大功率放大器模型 | 第25-26页 |
·预失真基本原理 | 第26-27页 |
·自适应信号处理基本原理 | 第27-30页 |
·基于查找表的放大器线性自适应预失真技术 | 第30-36页 |
·基于查表的自适应算法 | 第30-32页 |
·系统仿真模型 | 第32-33页 |
·仿真结果及分析 | 第33-36页 |
·本章小节 | 第36-38页 |
第三章 B3G TDD 下行链路多天线发送板的FPGA 实现 | 第38-55页 |
·B3G TDD 下行链路总体硬件结构 | 第38-39页 |
·开发平台 | 第39-41页 |
·硬件开发平台 | 第39-40页 |
·软件开发平台 | 第40-41页 |
·B3G TDD 下行链路多天线发送板的FPGA 实现 | 第41-50页 |
·多天线发送板FPGA 设计总体解决方案 | 第41-42页 |
·OFDM 调制及组帧模块的设计 | 第42-48页 |
·基带发送板接口的设计 | 第48-50页 |
·DAC 接口的设计 | 第50页 |
·资源占用与运行速度 | 第50-51页 |
·B3G TDD 下行链路自适应预失真实现方案 | 第51-54页 |
·硬件平台 | 第51-52页 |
·FPGA 实现 | 第52-54页 |
·本章小节 | 第54-55页 |
第四章 B3G TDD 下行链路测试与性能分析 | 第55-59页 |
·测试与性能分析 | 第55-58页 |
·基带直连环境下的测试 | 第55-57页 |
·射频直连环境下的测试 | 第57页 |
·无线环境下的测试 | 第57-58页 |
·本章小结 | 第58-59页 |
第五章 总结 | 第59-61页 |
·主要工作和贡献 | 第59页 |
·下一步研究工作 | 第59-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |
硕士研究生期间的研究成果 | 第64-65页 |
个人简历 | 第65-66页 |