摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 绪论 | 第10-14页 |
·概述 | 第10-11页 |
·项目来源及意义 | 第11-12页 |
·本课题的研究内容及创新之处 | 第12-13页 |
·本文的组织结构 | 第13-14页 |
第二章 基于 FPGA 的系统设计基础 | 第14-18页 |
·数字系统硬件设计概述 | 第14页 |
·传统的系统硬件设计方法 | 第14页 |
·利用硬件描述语言(HDL)的硬件电路设计方法 | 第14页 |
·FPGA 介绍 | 第14-16页 |
·FPGA 的基本原理 | 第15-16页 |
·FPGA 的设计流程 | 第16页 |
·Xilinx 系列FPGA 简介 | 第16-18页 |
·Spartan 系列FPGA | 第16-17页 |
·Virtex 系列FPGA | 第17-18页 |
第三章 SCI 可扩展一致性接口协议分析 | 第18-35页 |
·协议概述 | 第18-19页 |
·节点结构 | 第19页 |
·链路类型 | 第19-20页 |
·拓扑结构 | 第20-21页 |
·包的封装与解码 | 第21-28页 |
·请求发送包 | 第22-23页 |
·请求响应包 | 第23-25页 |
·反馈发送包和反馈响应包 | 第25页 |
·CRC 校验码 | 第25-26页 |
·包的逻辑编码 | 第26-28页 |
·事务 | 第28-29页 |
·初始化 | 第29-31页 |
·分配协议 | 第31-32页 |
·队列预留协议 | 第31-32页 |
·SCI 协议分析小结 | 第32-35页 |
第四章:SCI 接口节点模型设计及仿真 | 第35-56页 |
·接口总体设计思路 | 第35-36页 |
·SCI 节点设计 | 第36-37页 |
·包的格式 | 第37页 |
·模块设计及仿真 | 第37-42页 |
·数据包产生器 | 第38-40页 |
·地址解码模块 | 第40-42页 |
·FIFO 的设计 | 第42-44页 |
·基于IP Core 的FIFO 设计 | 第43-44页 |
·节点整体模块设计及仿真结果 | 第44-45页 |
·PCI 总线接口的实现 | 第45-51页 |
·PCI 核的主要功能模块 | 第45-47页 |
·PCI 核设计技术 | 第47-48页 |
·PCI 接口读写时序 | 第48-51页 |
·高速串行收发器的设计 | 第51-56页 |
·Virtex-II Pro Rocket I/O 简介 | 第51-52页 |
·Virtex-II Pro Rocket I/O 设计技术 | 第52-56页 |
第五章 SCI 协议在实时系统中的扩展 | 第56-63页 |
·实时系统概述 | 第56-57页 |
·SCI 协议中存在的实时性问题 | 第57页 |
·DFC(Directed Flow Control)协议 | 第57-61页 |
·STOP-THRU 控制symbol | 第58-60页 |
·STOP-TO 控制Symbol | 第60-61页 |
·DFC 协议小结 | 第61-63页 |
第六章 结束语 | 第63-64页 |
参考文献 | 第64-67页 |
致谢 | 第67页 |