首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--各种电子数字计算机论文

数据并行协处理器存储系统的研究与实现

摘要第1-11页
ABSTRACT第11-12页
第1章 绪 论第12-18页
   ·课题研究背景第12-13页
   ·课题研究现状第13-15页
   ·课题研究内容第15-16页
   ·论文结构第16-18页
第2章 数据并行协处理器介绍第18-31页
   ·数据并行协处理器体系结构第18-19页
   ·Cluster 的内部结构第19-25页
     ·Cluster 的框架结构第19-22页
     ·Socket 和互连总线第22-24页
     ·流水线机制第24-25页
   ·DPC 存储系统第25-26页
   ·DPC 的指令格式第26-27页
   ·DPC 配套的编译系统第27-29页
   ·小结第29-31页
第3章 数据并行协处理器存储系统的设计与实现第31-60页
   ·寄存器文件第31-37页
     ·分体的寄存器文件结构第31-33页
     ·寄存器文件的参数选择第33-36页
     ·端口连接第36页
     ·结构与实现第36-37页
   ·数据Cache第37-50页
     ·数据Cache 容量和块大小的选择第37-38页
     ·数据Cache 的策略选择第38-40页
     ·数据Cache 的结构与实现第40-50页
   ·指令Cache第50-53页
   ·片上存储器Scratch-Pad SRAM第53-54页
   ·协处理器存储系统的地址空间分配第54-55页
   ·外部存储器接口第55-58页
   ·小结第58-60页
第4章 协处理器存储系统寄存器分配方法的研究与实现第60-68页
   ·分体寄存器文件的分配第60-61页
   ·简单的寄存器分配法第61-63页
   ·改进的基于图着色的寄存器分配法第63-67页
     ·传统的基于图着色的寄存器分配法第63-65页
     ·改进的基于图着色的寄存器分配法第65-67页
   ·小结第67-68页
第5章 协处理器存储系统高速缓存Cache 性能优化技术第68-75页
   ·Cache 的三类失效第68-69页
   ·常用的程序变换方式第69-72页
   ·多媒体应用的常见存储访问模式第72-74页
   ·小结第74-75页
第6章 协处理器存储系统片上存储器数据分配方法的研究与实现第75-81页
   ·影响带Scratch-Pad SRAM 的存储系统数据分配的特征第75-78页
   ·带Scratch-Pad SRAM 的存储系统数据分配方法第78-80页
   ·小结第80-81页
第7章 协处理器存储系统的测试与评价第81-85页
   ·多媒体核心算法介绍第81-83页
   ·存储系统的测试与评价第83-84页
     ·功能测试第83页
     ·性能测试与评价第83-84页
   ·小结第84-85页
第8章 结束语第85-86页
致谢第86-87页
攻读硕士期间发表的论文第87-88页
参考文献第88-92页

论文共92页,点击 下载论文
上一篇:三维裂隙扩展的CT试验及理论分析研究
下一篇:信息经纪人的作用及推动其发展的对策研究