基于VME总线的八通道数据采集系统的设计
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-17页 |
| ·研究的目的和意义 | 第9-10页 |
| ·高速数据采集 | 第10-15页 |
| ·数据采集系统的组成 | 第10-12页 |
| ·数据采集系统的主要性能指标 | 第12-13页 |
| ·LVDS 技术 | 第13-14页 |
| ·采样定理 | 第14页 |
| ·高速数据采集技术的发展近况 | 第14-15页 |
| ·论文的主要工作和结构安排 | 第15-17页 |
| 第2章 数据采集系统的硬件电路设计 | 第17-38页 |
| ·信号调理电路 | 第17-19页 |
| ·ADC 转换电路 | 第19-27页 |
| ·Pipeline ADC 介绍 | 第20-21页 |
| ·ADC 的选择 | 第21-22页 |
| ·ADS5271 | 第22-24页 |
| ·ADS5271 管脚定义 | 第24-26页 |
| ·内参考模式 | 第26-27页 |
| ·时钟处理电路 | 第27-30页 |
| ·MPC9351 介绍 | 第27-28页 |
| ·MPC9351 管脚定义 | 第28-29页 |
| ·时钟输出频率设置 | 第29-30页 |
| ·FPGA 数据处理电路 | 第30-33页 |
| ·FPGA 的结构与特点 | 第31-32页 |
| ·FPGA 配置电路 | 第32-33页 |
| ·VME 总线电路 | 第33-36页 |
| ·VME 总线 | 第33-35页 |
| ·VME 总线接口电路 | 第35-36页 |
| ·电源设计 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 第3章 高速采集系统的PCB 设计 | 第38-47页 |
| ·信号完整性 | 第38-41页 |
| ·反射 | 第38-40页 |
| ·串扰 | 第40-41页 |
| ·同步开关噪声 | 第41页 |
| ·电源完整性 | 第41-44页 |
| ·参考层的设计 | 第41-43页 |
| ·电容 | 第43-44页 |
| ·电磁兼容 | 第44-45页 |
| ·本章小结 | 第45-47页 |
| 第4章 可编程器件的固件设计 | 第47-55页 |
| ·FPGA 的设计流程 | 第47-48页 |
| ·ISE7.1i 设计环境 | 第48-49页 |
| ·各功能电路的设计与仿真 | 第49-54页 |
| ·串并转换电路设计 | 第50-52页 |
| ·流水线存储器 | 第52-54页 |
| ·寻峰比较电路 | 第54页 |
| ·本章小结 | 第54-55页 |
| 第5章 系统调试结果及分析 | 第55-60页 |
| ·ADC 电路调试 | 第55-57页 |
| ·FPGA 电路调试 | 第57页 |
| ·VME 总线接口电路的调试 | 第57-58页 |
| ·调试的问题及其解决 | 第58-59页 |
| ·本章小结 | 第59-60页 |
| 结论 | 第60-62页 |
| 参考文献 | 第62-65页 |
| 附录A 攻读学位期间所发表的学术论文目录 | 第65-66页 |
| 附录B FPGA 设计文件 | 第66-88页 |
| 致谢 | 第88页 |