摘要 | 第1-8页 |
Abstract | 第8-9页 |
第一章 绪论 | 第9-13页 |
·课题的研究背景、意义 | 第9-11页 |
·研究背景 | 第9-10页 |
·研究思路 | 第10页 |
·研究意义 | 第10-11页 |
·研究内容及创新点 | 第11-12页 |
·研究内容 | 第11页 |
·创新点 | 第11-12页 |
·论文结构安排 | 第12-13页 |
第二章 RISC结构专用指令密码处理器设计综述 | 第13-27页 |
·RISC处理器及其特点 | 第13-18页 |
·RISC处理器体系结构概述 | 第13-14页 |
·RISC处理器指令系统 | 第14-16页 |
·RISC处理器流水线结构 | 第16-18页 |
·RISC结构专用指令密码处理器结构特点 | 第18-22页 |
·专用指令密码处理器概述 | 第18-20页 |
·RISC结构专用指令密码处理器 | 第20-22页 |
·RISC专用指令密码处理器结构模型 | 第22-26页 |
·RISC增强型结构模型 | 第23页 |
·RISC联合型结构模型 | 第23-25页 |
·RISC融合型结构模型 | 第25-26页 |
·本章小结 | 第26-27页 |
第三章 RISC结构专用指令密码处理器指令研究与设计 | 第27-45页 |
·指令设计研究 | 第27-28页 |
·移位指令 | 第28-32页 |
·移位操作分析 | 第28-30页 |
·移位指令设计 | 第30-32页 |
·置换指令 | 第32-35页 |
·置换操作分析 | 第32-33页 |
·置换指令设计 | 第33-35页 |
·S盒代替指令 | 第35-40页 |
·S盒操作分析 | 第35-37页 |
·S盒代替指令设计 | 第37-40页 |
·有限域乘法指令 | 第40-42页 |
·有限域乘法分析 | 第40-41页 |
·有限域乘法指令设计 | 第41-42页 |
·其它操作 | 第42-44页 |
·模加/减运算指令 | 第42-43页 |
·模乘运算指令 | 第43-44页 |
·本章小结 | 第44-45页 |
第四章 RISC结构专用指令密码处理器存储结构研究 | 第45-56页 |
·存储结构设计研究 | 第45-48页 |
·分组密码的存储特性 | 第45-46页 |
·RISC访存结构对密码运算的影响 | 第46-48页 |
·RISC结构专用指令密码处理器存储结构 | 第48-49页 |
·存储结构分析 | 第48-49页 |
·存储结构设计 | 第49页 |
·专用存储单元的设计 | 第49-53页 |
·S盒存储模块 | 第50-51页 |
·密钥及配置数据存储模块 | 第51-53页 |
·寻址模式设计 | 第53-55页 |
·本章小结 | 第55-56页 |
第五章 RISC结构专用指令密码处理器流水线微结构研究 | 第56-70页 |
·流水线设计研究 | 第56-57页 |
·流水线微结构设计 | 第57-61页 |
·流水线结构的确定 | 第57-60页 |
·流水线结构划分 | 第60-61页 |
·指令在流水线中的数据通路 | 第61-64页 |
·R类型指令数据通路 | 第61-63页 |
·I类型指令数据通路 | 第63-64页 |
·J类型指令数据通路 | 第64页 |
·专用指令密码处理器流水线关键问题的解决 | 第64-69页 |
·专用指令密码处理器流水线中资源相关的解决 | 第65页 |
·专用指令密码处理器流水线中数据相关的解决 | 第65-68页 |
·专用指令密码处理器流水线中控制相关的解决 | 第68-69页 |
·本章小结 | 第69-70页 |
第六章硬件实现、验证与性能分析 | 第70-79页 |
·硬件实现 | 第70页 |
·系统验证 | 第70-75页 |
·验证流程 | 第70-71页 |
·软件模拟 | 第71-72页 |
·硬件仿真 | 第72-74页 |
·FPGA验证 | 第74-75页 |
·性能分析 | 第75-78页 |
·指令条数 | 第75-77页 |
·密码处理性能 | 第77-78页 |
·本章小结 | 第78-79页 |
第七章 总结与展望 | 第79-81页 |
·总结 | 第79-80页 |
·展望 | 第80-81页 |
参考文献 | 第81-84页 |
附录A 扩展指令集 | 第84-86页 |
附录B AES算法汇编程序 | 第86-88页 |
作者简历 攻读硕士学位期间完成的主要工作 | 第88-89页 |
致谢 | 第89页 |