| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·数字通信与信道编码 | 第7-8页 |
| ·软判决译码算法 | 第8-9页 |
| ·迭代译码算法的发展 | 第9-10页 |
| ·本文研究内容及安排 | 第10-13页 |
| 第二章 级联编码系统中的 TURBO 迭代译码算法 | 第13-27页 |
| ·并行级联编码系统中的TURBO 迭代译码 | 第13-19页 |
| ·编码器结构 | 第13-15页 |
| ·译码器结构 | 第15-16页 |
| ·分量码的最大后验概率(MAP)译码 | 第16-18页 |
| ·软输出迭代译码原理 | 第18-19页 |
| ·串行级联编码系统中的TURBO 迭代译码 | 第19-22页 |
| ·串行级联卷积码的译码 | 第19-20页 |
| ·通用迭代译码外信息的计算 | 第20-22页 |
| ·Turbo 原理 | 第22页 |
| ·TURBO-DPSK 系统迭代译码仿真 | 第22-24页 |
| ·本章小结 | 第24-27页 |
| 第三章 LDPC 码的迭代译码算法 | 第27-39页 |
| ·LDPC 码的译码算法 | 第27-32页 |
| ·译码算法复杂度 | 第28-29页 |
| ·算法收敛速度 | 第29-31页 |
| ·算法存储空间要求 | 第31-32页 |
| ·TDMP NORMALIZED MSA 算法 | 第32-37页 |
| ·LDPC 码的校验矩阵及其TDMP 算法的交织器结构 | 第32-34页 |
| ·TDMP Normalized MSA 算法的外信息计算 | 第34-35页 |
| ·程序实现和仿真 | 第35-37页 |
| ·本章小结 | 第37-39页 |
| 第四章 LDPC 码与 RS 码串行级联编码系统性能仿真 | 第39-51页 |
| ·LDPC 码与RS 码串行级联编码方案 | 第39-40页 |
| ·RS 码译码算法简介 | 第40-46页 |
| ·RS 码的硬判决译码算法 | 第40-43页 |
| ·RS 码的软判决译码算法 | 第43-45页 |
| ·RS(240,K)缩短码性能仿真 | 第45-46页 |
| ·LDPC 码与RS 码串行级联迭代译码 | 第46-48页 |
| ·本章小结 | 第48-51页 |
| 第五章 结束语 | 第51-53页 |
| 致谢 | 第53-55页 |
| 参考文献 | 第55-59页 |
| 作者在攻读硕士期间完成的工作 | 第59-60页 |