MPEG-2视频解码器的FPGA设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-7页 |
| 致谢 | 第7-11页 |
| 插图清单 | 第11-13页 |
| 表格清单 | 第13-14页 |
| 第一章 绪论 | 第14-21页 |
| ·MPEG 标准概述 | 第14-17页 |
| ·MPEG-1 标准 | 第15页 |
| ·MPEG-2 标准 | 第15-16页 |
| ·MPEG-4 标准 | 第16-17页 |
| ·MPEG-7/21 标准 | 第17页 |
| ·MPEG-2 与VLSI 设计 | 第17-19页 |
| ·MPEG-2 的未来 | 第19页 |
| ·主要工作及论文结构 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第二章 MPEG-2 的算法标准 | 第21-33页 |
| ·MPEG-2 解码原理 | 第21-25页 |
| ·MPEG-2 视频源数据的结构 | 第21-24页 |
| ·帧类型 | 第24-25页 |
| ·帧排序规则 | 第25页 |
| ·MPEG-2 的关键技术 | 第25-32页 |
| ·离散余弦变换(DCT) | 第26页 |
| ·量化器 | 第26-28页 |
| ·之型扫描与游程编码 | 第28-29页 |
| ·熵编码 | 第29页 |
| ·运动估计 | 第29-31页 |
| ·运动补偿 | 第31-32页 |
| ·本章小节 | 第32-33页 |
| 第三章 MPEG-2 视频软件算法和硬件设计概述 | 第33-47页 |
| ·概述 | 第33页 |
| ·参考软件的控制实现 | 第33-37页 |
| ·算法的具体实现 | 第37-43页 |
| ·头信息解码 | 第37-38页 |
| ·可变长解码 | 第38-40页 |
| ·反扫描&反量化 | 第40-41页 |
| ·IDCT 设计 | 第41-43页 |
| ·图像重建 | 第43页 |
| ·软硬件设计的不同点 | 第43-45页 |
| ·数据的存取 | 第43-44页 |
| ·设计方法 | 第44页 |
| ·串并行操作 | 第44-45页 |
| ·硬件设计 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第四章 MPEG-2 视频解码器的硬件实现 | 第47-65页 |
| ·MPEG-2 视频解码器的总体架构 | 第47页 |
| ·读入模块设计 | 第47-48页 |
| ·设计实现 | 第47-48页 |
| ·RTL 级仿真结果 | 第48页 |
| ·功能控制模块设计 | 第48-51页 |
| ·解码控制方法 | 第49-50页 |
| ·设计实现 | 第50-51页 |
| ·Parser 模块设计 | 第51-53页 |
| ·实现原理 | 第51页 |
| ·实现的功能 | 第51-52页 |
| ·控制实现 | 第52-53页 |
| ·仿真结果 | 第53页 |
| ·VLD 模块设计 | 第53-56页 |
| ·设计功能及原理 | 第53-54页 |
| ·设计实现 | 第54-55页 |
| ·运动向量解码 | 第55-56页 |
| ·反量化 | 第56-57页 |
| ·IDCT 模块 | 第57-61页 |
| ·设计原理 | 第58页 |
| ·一维IDCT 设计 | 第58-60页 |
| ·转置RAM | 第60-61页 |
| ·RTL 级仿真波形 | 第61页 |
| ·运动补偿模块 | 第61-63页 |
| ·地址产生单元 | 第62页 |
| ·象素缓冲器 | 第62页 |
| ·预测单元 | 第62-63页 |
| ·后处理模块 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 第五章 解码器的验证和综合 | 第65-75页 |
| ·基于FPGA 的验证 | 第65-70页 |
| ·验证的意义和定义 | 第65页 |
| ·FPGA 的选择 | 第65-67页 |
| ·VGA 标准和控制电路的设计 | 第67页 |
| ·验证策略和结果 | 第67-70页 |
| ·解码器的逻辑综合 | 第70-74页 |
| ·定义设计环境 | 第70-71页 |
| ·设计规则约束 | 第71-72页 |
| ·设置时序约束 | 第72-73页 |
| ·设置面积约束 | 第73页 |
| ·综合报告 | 第73-74页 |
| ·本章小结 | 第74-75页 |
| 第六章 总结与展望 | 第75-76页 |
| ·总结 | 第75页 |
| ·展望 | 第75-76页 |
| 参考文献 | 第76-79页 |
| 攻读硕士学位期间发表的论文 | 第79-80页 |