| 摘要 | 第1-8页 |
| Abstract | 第8-9页 |
| 第一章 绪论 | 第9-14页 |
| ·研究动机 | 第9页 |
| ·国内外研究现状 | 第9-11页 |
| ·研究内容及创新点 | 第11-12页 |
| ·研究内容 | 第11-12页 |
| ·主要创新点 | 第12页 |
| ·论文安排 | 第12-14页 |
| 第二章 异步分组密码芯片设计综述 | 第14-26页 |
| ·异步集成电路设计方法研究 | 第14-20页 |
| ·控制路径和数据路径统一的设计方法 | 第14-15页 |
| ·控制路径和数据路径分离的设计方法 | 第15-16页 |
| ·异步集成电路控制路径的设计方法 | 第16-18页 |
| ·异步集成电路数据路径的设计方法 | 第18-20页 |
| ·分组密码操作特征研究 | 第20-21页 |
| ·分组密码操作特征分析 | 第20-21页 |
| ·分组密码操作特征总结 | 第21页 |
| ·异步分组密码芯片设计技术研究 | 第21-25页 |
| ·异步分组密码芯片电路类型分析 | 第21-23页 |
| ·异步分组密码芯片处理结构分析 | 第23-25页 |
| ·异步分组密码芯片关键技术分析 | 第25页 |
| ·本章小结 | 第25-26页 |
| 第三章 基于NCL电路的分组密码处理模型研究与设计 | 第26-38页 |
| ·基于 NCL电路的分组密码处理模型 | 第26-32页 |
| ·NCL电路介绍 | 第26-28页 |
| ·电路模型概述 | 第28-29页 |
| ·信号握手方式 | 第29-31页 |
| ·闭环流水线工作方式 | 第31-32页 |
| ·并行非线性闭环流水线的设计 | 第32-36页 |
| ·流水线结构 | 第32-33页 |
| ·流水线划分 | 第33-34页 |
| ·循环控制模块 | 第34-36页 |
| ·本章小结 | 第36-38页 |
| 第四章 两种典型分组密码算法在模型上的映射 | 第38-50页 |
| ·AES算法在模型上的映射 | 第38-44页 |
| ·AES算法介绍 | 第38页 |
| ·AES算法的结构映射 | 第38-40页 |
| ·非线性闭环流水线的设计 | 第40-44页 |
| ·IDEA算法在模型上的映射 | 第44-49页 |
| ·IDEA算法介绍 | 第44页 |
| ·IDEA算法的结构映射 | 第44-46页 |
| ·非线性闭环流水线的设计 | 第46-49页 |
| ·本章小结 | 第49-50页 |
| 第五章 双轨编码密码运算单元的设计 | 第50-64页 |
| ·设计方法的研究 | 第50-54页 |
| ·门限门的设计方法 | 第50-52页 |
| ·双轨编码密码运算单元的设计方法 | 第52-54页 |
| ·关键模块设计 | 第54-62页 |
| ·AES字节替代运算 | 第54-56页 |
| ·AES列混合运算 | 第56-57页 |
| ·AES密钥扩展运算 | 第57-58页 |
| ·IDEA模乘运算 | 第58-62页 |
| ·NCL电路死锁现象分析及解决 | 第62-63页 |
| ·死锁现象分析 | 第62-63页 |
| ·死锁解决机制 | 第63页 |
| ·本章小结 | 第63-64页 |
| 第六章 验证与性能分析 | 第64-75页 |
| ·验证流程 | 第64-67页 |
| ·门限门及NCL逻辑门的验证流程 | 第64-65页 |
| ·双轨编码密码运算单元的验证流程 | 第65-66页 |
| ·密码算法在模型上的映射的验证流程 | 第66-67页 |
| ·验证结果 | 第67-73页 |
| ·门限门及NCL逻辑门的验证结果 | 第67-69页 |
| ·双轨编码密码运算单元的验证结果 | 第69-71页 |
| ·密码算法在模型上的映射的验证结果 | 第71-73页 |
| ·性能分析 | 第73-74页 |
| ·本章小结 | 第74-75页 |
| 第七章 总结与展望 | 第75-77页 |
| ·总结 | 第75页 |
| ·展望 | 第75-77页 |
| 参考文献 | 第77-80页 |
| 作者简历 攻读硕士学位期间完成的主要工作 | 第80-81页 |
| 致谢 | 第81页 |