基于硬件探针的网络流量监测研究与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-11页 |
·研究背景和意义 | 第9页 |
·论文结构 | 第9-11页 |
第二章 网络流量监测技术 | 第11-22页 |
·网络测量概述 | 第11-15页 |
·网络测量的意义 | 第11-13页 |
·网络测量的历史发展 | 第13页 |
·网络测量的研究方向 | 第13-15页 |
·网络流量监测技术 | 第15-16页 |
·基于流量镜像协议分析 | 第15页 |
·基于SNMP的流量监测技术 | 第15页 |
·基于NetFlow的流量监测技术 | 第15-16页 |
·基于硬件探针的流量监测技术 | 第16页 |
·网络流量监测工作组 | 第16-21页 |
·RTFM工作组 | 第16-17页 |
·IPFIX工作组 | 第17-20页 |
·其他工作组 | 第20-21页 |
·本章小结 | 第21-22页 |
第三章 基于硬件探针的网络流量监测系统 | 第22-27页 |
·设备架构 | 第22-24页 |
·硬件探针 | 第22-23页 |
·设备服务器 | 第23-24页 |
·流量分析应用程序 | 第24页 |
·基于硬件探针的监测系统的功能特点 | 第24-26页 |
·可以采集到得数据帧结构 | 第24页 |
·业务识别能力 | 第24-25页 |
·流量控制能力 | 第25-26页 |
·本章小结 | 第26-27页 |
第四章 网络流量监测系统的硬件 | 第27-53页 |
·流量监测系统硬件概述 | 第27-29页 |
·硬件探针监测设备的一般结构 | 第27-28页 |
·主要硬件技术和处理流程 | 第28页 |
·硬件完成的主要功能 | 第28-29页 |
·网络处理器 | 第29-32页 |
·网络处理器概述 | 第29-30页 |
·网络设备核心处理部件的发展过程 | 第30-31页 |
·网络处理器基本结构 | 第31-32页 |
·现场可编程门阵列 | 第32-36页 |
·FPGA简介 | 第32-33页 |
·FPGA分类 | 第33页 |
·FPGA内部结构 | 第33-36页 |
·内容可寻址存储器 | 第36-39页 |
·CAM技术概述 | 第36-37页 |
·CAM原理说明 | 第37-38页 |
·CAM体系结构 | 第38-39页 |
·哈希 | 第39-42页 |
·哈希概述 | 第40页 |
·哈希函数和哈希表 | 第40-41页 |
·哈希冲突和冲突退避方法 | 第41-42页 |
·CPU控制板 | 第42-52页 |
·CPU控制板在网络流量监测系统中作用 | 第42-43页 |
·CPU选型 | 第43页 |
·CPU控制板总体设计 | 第43-46页 |
·CPU控制板主要通信接口详细设计 | 第46-52页 |
·本章小结 | 第52-53页 |
第五章 U-Boot在CPU控制板上的移植 | 第53-63页 |
·U-Boot介绍 | 第53-54页 |
·U-Boot启动流程分析 | 第54-58页 |
·交叉编译环境的建立 | 第58-59页 |
·GNU GCC工具链 | 第58页 |
·ELDK工具 | 第58-59页 |
·U-Boot的移植与编译 | 第59-62页 |
·U-Boot源码结构 | 第59-60页 |
·U-Boot的移植 | 第60-62页 |
·U-Boot的编译 | 第62页 |
·本章小结 | 第62-63页 |
第六章 总结和展望 | 第63-64页 |
参考文献 | 第64-65页 |
致谢 | 第65-66页 |
攻读硕士学位期间发表论文 | 第66页 |