星载QPSK数字解调器理论研究与工程实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·引言 | 第7-8页 |
·国内外研究现状 | 第8-9页 |
·研究内容与章节安排 | 第9-11页 |
第二章 QPSK解调器方案研究 | 第11-17页 |
·解调类型分析与优选 | 第11页 |
·解调器实现形式分析与优选 | 第11-13页 |
·解调器采样形式分析与优选 | 第13-15页 |
·解调器优选结构 | 第15页 |
·本章小结 | 第15-17页 |
第三章 QPSK解调关键技术及系统仿真 | 第17-37页 |
·锁相技术 | 第17-24页 |
·锁相环的原理及主要参数 | 第17-18页 |
·环路滤波器 | 第18-20页 |
·VCO/NCO | 第20-23页 |
·锁相环的噪声分析 | 第23-24页 |
·时钟同步技术 | 第24-28页 |
·滤波法同步提取 | 第24-25页 |
·DTTL环定时提取 | 第25-26页 |
·基于Gardner算法的定时提取 | 第26-27页 |
·时钟同步算法优选 | 第27-28页 |
·载波同步技术 | 第28-34页 |
·四次方环载波提取 | 第28-30页 |
·Costas环载波提取 | 第30-32页 |
·极性Costas环载波提取 | 第32-33页 |
·载波同步算法优选 | 第33-34页 |
·解调器系统仿真 | 第34-36页 |
·本章小结 | 第36-37页 |
第四章 QPSK解调器软件实现 | 第37-47页 |
·VHDL语言 | 第37-38页 |
·解调器软件模块实现 | 第38-43页 |
·时钊,同步误差提取 | 第38-39页 |
·载波环恢复 | 第39-40页 |
·解调后的基带处理 | 第40-43页 |
·FPGA最终实现结果 | 第43-44页 |
·软件可靠性设计 | 第44-46页 |
·编码风格设计 | 第44页 |
·代码规则设计 | 第44-45页 |
·CMM设计 | 第45-46页 |
·本章小结 | 第46-47页 |
第五章 QPSK解调器硬件实现及系统测试 | 第47-61页 |
·AGC硬件实现 | 第47页 |
·A/D采样前端模拟部分硬件实现 | 第47-50页 |
·A/D器件选择 | 第48页 |
·电路设计 | 第48-50页 |
·时钟环硬件实现 | 第50页 |
·接口及FPGA器件选择 | 第50-52页 |
·接口电平选择 | 第50-51页 |
·FPGA器件的选择 | 第51-52页 |
·高速PCB设计 | 第52-56页 |
·高速电路 | 第52-53页 |
·PCB设计 | 第53-56页 |
·硬件可靠性设计 | 第56-57页 |
·CMOS电路安全性设计 | 第56页 |
·防浪涌设计 | 第56页 |
·机械应力适应性分析与设计 | 第56-57页 |
·热设计 | 第57页 |
·系统测试 | 第57-60页 |
·本章小结 | 第60-61页 |
第六章 结束语 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |
研究成果 | 第67页 |