适用于数字控制直流—直流变换器中的数字脉宽调制器的研究与实现
目录 | 第3-5页 |
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 引言 | 第7-11页 |
1.1 研究背景 | 第7-8页 |
1.2 数字脉宽调制器的研究现状 | 第8-10页 |
1.3 论文的研究内容和创新 | 第10页 |
1.4 论文的组织架构 | 第10-11页 |
第二章 数字控制直流-直流变换器分析 | 第11-31页 |
2.1 关键性能指标分析 | 第11-13页 |
2.1.1 电源转换效率 | 第11页 |
2.1.2 输出电压纹波 | 第11-12页 |
2.1.3 输出电流能力 | 第12页 |
2.1.4 瞬态响应 | 第12页 |
2.1.5 开关频率 | 第12-13页 |
2.2 系统架构 | 第13-16页 |
2.3 稳态分析 | 第16-18页 |
2.4 小信号分析 | 第18-22页 |
2.5 环路量化效应导致的问题 | 第22-27页 |
2.6 系统建模和仿真 | 第27-31页 |
第三章 数字脉宽调制器设计 | 第31-57页 |
3.1 关键指标分析 | 第31-32页 |
3.1.1 精度 | 第31页 |
3.1.2 速度 | 第31-32页 |
3.1.3 功耗 | 第32页 |
3.2 现有技术分析 | 第32-38页 |
3.2.1 延迟线结构 | 第33-34页 |
3.2.2 分段式延迟线结构 | 第34-35页 |
3.2.3 计数器-延迟线混合结构 | 第35-36页 |
3.2.4 数字抖动结构 | 第36-37页 |
3.2.5 二阶Sigma-Delta调制 | 第37-38页 |
3.3 基于延迟线的新架构 | 第38-42页 |
3.4 全数字实现方案 | 第42-50页 |
3.4.1 设计指标 | 第42页 |
3.4.2 系统架构 | 第42-44页 |
3.4.3 数字控制延迟单元设计 | 第44-46页 |
3.4.4 数字锁相环设计 | 第46-47页 |
3.4.5 仿真与验证 | 第47-50页 |
3.5 数模混合实现方案 | 第50-57页 |
3.5.1 设计指标 | 第50页 |
3.5.2 系统架构 | 第50-52页 |
3.5.3 压控延迟单元设计 | 第52-53页 |
3.5.4 锁相环设计 | 第53-55页 |
3.5.5 仿真与验证 | 第55-57页 |
第四章 芯片实现和测试结果 | 第57-62页 |
4.1 芯片实现 | 第57-58页 |
4.2 测试环境 | 第58页 |
4.3 性能测试 | 第58-61页 |
4.4 测试总结 | 第61-62页 |
第五章 总结与展望 | 第62-63页 |
5.1 总结 | 第62页 |
5.2 展望 | 第62-63页 |
发表论文和专利 | 第63-64页 |
参考文献 | 第64-67页 |
致谢 | 第67-68页 |