多通道射频收发前端关键模块及集成研究
摘要 | 第5-6页 |
abstract | 第6页 |
第一章 绪论 | 第9-17页 |
1.1 课题研究背景及意义 | 第9-12页 |
1.2 国内外射频收发前端动态及未来发展方向 | 第12-15页 |
1.3 本文的主要研究内容 | 第15-17页 |
第二章 射频收发前端的基本理论 | 第17-26页 |
2.1 接收机的分类 | 第17-20页 |
2.1.1 超外差式接收机 | 第17-19页 |
2.1.2 零中频式接收机 | 第19页 |
2.1.3 镜频抑制接收机 | 第19-20页 |
2.2 接收机的主要性能指标 | 第20-22页 |
2.2.1 噪声系数 | 第20-21页 |
2.2.2 灵敏度 | 第21-22页 |
2.2.3 动态范围 | 第22页 |
2.2.4 选择性和杂散抑制 | 第22页 |
2.3 发射机的分类 | 第22-24页 |
2.4 发射机的主要特性及性能指标 | 第24-25页 |
2.5 本章小结 | 第25-26页 |
第三章 多通道射频收发前端仿真与设计 | 第26-63页 |
3.1 收发前端的指标要求 | 第26-27页 |
3.1.1 接收通道和发射通道的技术指标要求 | 第26-27页 |
3.1.2 其他方面要求 | 第27页 |
3.2 发射通道方案设计 | 第27-40页 |
3.2.1 放大模块选择 | 第30-34页 |
3.2.2 混频模块选择 | 第34-35页 |
3.2.3 滤波模块选择 | 第35-40页 |
3.3 接收通道方案设计 | 第40-52页 |
3.3.1 放大模块选择 | 第42-44页 |
3.3.2 混频模块选择 | 第44-45页 |
3.3.3 自动增益控制选择 | 第45-50页 |
3.3.4 滤波模块选择 | 第50-52页 |
3.4 频率合成器及外围电路设计 | 第52-62页 |
3.4.1 频率合成器的分类 | 第52-54页 |
3.4.2 频率合成器的性能指标 | 第54-55页 |
3.4.3 锁相环(PLL)选择 | 第55-57页 |
3.4.4 频率合成器单元模块测试 | 第57-60页 |
3.4.5 单片机控制电路设计 | 第60-61页 |
3.4.6 参考时钟驱动电路设计 | 第61-62页 |
3.5 本章小结 | 第62-63页 |
第四章 多通道射频收发前端实验研究及结果分析 | 第63-77页 |
4.1 前端PCB板设计及整体布局 | 第63-66页 |
4.1.1 电源-锁相环-参考时钟PCB板 | 第63-64页 |
4.1.2 发射通道PCB板 | 第64页 |
4.1.3 接收通道PCB板 | 第64-65页 |
4.1.4 整体装配布局图 | 第65-66页 |
4.2 实物加工及其测试条件 | 第66-67页 |
4.3 测试结果及分析 | 第67-77页 |
4.3.1 发射通道测试结果及分析 | 第67-72页 |
4.3.2 接收通道测试结果及分析 | 第72-77页 |
第五章 结论与展望 | 第77-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-83页 |
攻读硕士期间取得的研究成果 | 第83-84页 |