阻变存储器外围电路的设计与实现
摘要 | 第9-10页 |
ABSTRACT | 第10页 |
第一章 绪论 | 第11-17页 |
1.1 课题研究的背景和意义 | 第11-14页 |
1.2 课题相关研究现状 | 第14-15页 |
1.3 论文的主要结构与工作 | 第15-17页 |
第二章 阻变存储器概述 | 第17-27页 |
2.1 阻变存储的单元类型和测量 | 第17-19页 |
2.1.1 阻变存储单元类型 | 第17-19页 |
2.1.2 阻变单元的测量 | 第19页 |
2.2 阻变存储器的存储原理和特性 | 第19-23页 |
2.2.1 阻变存储器的基本工作原理 | 第19-21页 |
2.2.2 存储器件的主要参数 | 第21-23页 |
2.3 阻变器件的工作机理 | 第23-26页 |
2.3.1 导电细丝理论 | 第23-25页 |
2.3.2 SCLC理论 | 第25页 |
2.3.3 TCD理论 | 第25页 |
2.3.4 肖特基发射理论 | 第25-26页 |
2.3.5 Pool-Frenkel发射理论 | 第26页 |
2.4 本章小结 | 第26-27页 |
第三章 阻变存储器的读写逻辑及建模 | 第27-42页 |
3.1 阻变存储单元 | 第27-31页 |
3.1.1 1R结构存储单元 | 第28-29页 |
3.1.2 1D1R结构存储单元 | 第29-30页 |
3.1.3 1T1R结构存储单元 | 第30-31页 |
3.2 阻变存储单元的Spice模型 | 第31-34页 |
3.2.1 阻变器件模型实现机理 | 第31-32页 |
3.2.2 分立器件模型 | 第32-34页 |
3.2.3 Spice模型的电学特性仿真 | 第34页 |
3.3 阻变存储器的读写逻辑 | 第34-40页 |
3.3.1 阻变存储器的写入操作 | 第35-37页 |
3.3.2 阻变存储器的读出操作 | 第37-40页 |
3.4 本章小结 | 第40-42页 |
第四章 阻变存储器的读写电路设计 | 第42-58页 |
4.1 阻变存储器的整体布局 | 第42-44页 |
4.1.1 阻变存储器的整体结构 | 第42-43页 |
4.1.2 存储阵列的设计 | 第43-44页 |
4.2 译码器电路设计 | 第44-45页 |
4.2.1 译码器电路的引入和设计 | 第44-45页 |
4.2.2 微米导线和纳米导线的连接 | 第45页 |
4.3 写驱动电路设计 | 第45-49页 |
4.3.1 写驱动电路 | 第46-48页 |
4.3.2 写驱动电路的逻辑仿真 | 第48-49页 |
4.4 读出电路设计 | 第49-52页 |
4.4.1 敏感放大器 | 第49-52页 |
4.5 控制电路设计 | 第52-57页 |
4.5.1 控制信号模块 | 第52-53页 |
4.5.2 电平选择电路 | 第53-57页 |
4.6 本章小结 | 第57-58页 |
第五章 阻变存储器外围电路的FPGA验证 | 第58-65页 |
5.1 外围电路的整体结构 | 第58-60页 |
5.2 外围电路的FPGA验证 | 第60-64页 |
5.3 本章小结 | 第64-65页 |
第六章 结束语 | 第65-67页 |
6.1 全文工作总结 | 第65-66页 |
6.2 展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-73页 |
作者在学期间取得的学术成果 | 第73页 |