摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
主要符号表 | 第20-21页 |
1 绪论 | 第21-43页 |
1.1 高能物理实验系统及其高精度顶点粒子探测器 | 第21-28页 |
1.2 高精度顶点粒子探测器实现方式 | 第28-34页 |
1.2.1 CCD像素探测器 | 第29-30页 |
1.2.2 混合型像素探测器 | 第30-31页 |
1.2.3 单片集成CMOS像素探测器 | 第31-33页 |
1.2.4 3种像素探测器性能对比 | 第33-34页 |
1.3 单片集成CMOS像素探测器及其数据传输电路 | 第34-39页 |
1.3.1 单片集成CMOS像素探测器模块结构及功能 | 第35-37页 |
1.3.2 单片集成CMOS像素探测器的数据传输电路及其存在的问题 | 第37-39页 |
1.4 本文主要研究内容与结构 | 第39-43页 |
1.4.1 本文主要研究内容 | 第39-41页 |
1.4.2 本文结构 | 第41-43页 |
2 高速信号传输理论与噪声分析 | 第43-54页 |
2.1 引言 | 第43页 |
2.2 高速信号传输与阻抗匹配 | 第43-47页 |
2.2.1 信号传输简单模型 | 第43-44页 |
2.2.2 高速信号传输及阻抗匹配 | 第44-47页 |
2.3 高速信号传输系统的噪声 | 第47-53页 |
2.3.1 高速信号传输系统中噪声的分类及来源 | 第47-48页 |
2.3.2 高速信号的抖动 | 第48-51页 |
2.3.3 高速信号的相位噪声 | 第51-53页 |
2.4 本章小结 | 第53-54页 |
3 LVDS电路分析及设计 | 第54-79页 |
3.1 引言 | 第54-55页 |
3.2 LVDS发送器分析及设计 | 第55-64页 |
3.2.1 LVDS发送器的功能和结构 | 第55-56页 |
3.2.2 LVDS发送器的模块设计 | 第56-60页 |
3.2.3 LVDS发送器整体设计及仿真 | 第60-64页 |
3.3 LVDS接收器分析及设计 | 第64-71页 |
3.3.1 LVDS接收器的功能和结构 | 第64页 |
3.3.2 LVDS接收器的模块设计 | 第64-68页 |
3.3.3 LVDS接收器的整体设计与仿真 | 第68-71页 |
3.4 LVDS芯片测试 | 第71-77页 |
3.4.1 LVDS版图 | 第71页 |
3.4.2 LVDS芯片测试方案 | 第71-73页 |
3.4.3 LVDS芯片测试结果 | 第73-77页 |
3.5 本章小结 | 第77-79页 |
4 高速LVDS和低功耗RSDS电路研究 | 第79-107页 |
4.1 引言 | 第79-80页 |
4.2 高速LVDS发送器研究 | 第80-85页 |
4.2.1 高速LVDS发送器的功能和结构 | 第80页 |
4.2.2 高速LVDS发送器的模块设计 | 第80-83页 |
4.2.3 高速LVDS发送器整体设计及仿真 | 第83-85页 |
4.3 低功耗RSDS发送器研究 | 第85-89页 |
4.3.1 RSDS发送器的功能和结构 | 第86-87页 |
4.3.2 RSDS发送器的模块设计 | 第87页 |
4.3.3 RSDS发送器整体设计及仿真 | 第87-89页 |
4.4 LVDS/RSDS接收器研究 | 第89-95页 |
4.4.1 接收器的结构和功能 | 第89-90页 |
4.4.2 接收器的模块设计 | 第90-93页 |
4.4.3 接收器的整体仿真 | 第93-95页 |
4.5 高速LVDS及低功耗RSDS芯片测试 | 第95-105页 |
4.5.1 芯片版图 | 第95页 |
4.5.2 芯片测试方案 | 第95-97页 |
4.5.3 芯片测试结果 | 第97-105页 |
4.6 本章小结 | 第105-107页 |
5 宽调节范围PLL电路研究 | 第107-145页 |
5.1 引言 | 第107-108页 |
5.2 PLL简介 | 第108-113页 |
5.2.1 PLL工作原理分析 | 第108-111页 |
5.2.2 PLL性能指标 | 第111-112页 |
5.2.3 PLL噪声分析 | 第112-113页 |
5.3 自偏置自适应带宽PLL分析及设计 | 第113-130页 |
5.3.1 环路结构 | 第114-120页 |
5.3.2 模块设计 | 第120-129页 |
5.3.3 噪声仿真 | 第129-130页 |
5.4 自偏置自适应带宽PLL噪声的减小 | 第130-139页 |
5.4.1 电荷泵的改进 | 第130-134页 |
5.4.2 环路及PFD的改进 | 第134-136页 |
5.4.3 仿真验证 | 第136-139页 |
5.5 PLL芯片测试 | 第139-144页 |
5.5.1 芯片版图及测试方案 | 第139-140页 |
5.5.2 测试结果分析 | 第140-144页 |
5.6 本章小结 | 第144-145页 |
6 结论与展望 | 第145-148页 |
6.1 结论 | 第145-146页 |
6.2 创新点摘要 | 第146-147页 |
6.3 展望 | 第147-148页 |
参考文献 | 第148-154页 |
攻读博士学位期间科研项目及科研成果 | 第154-155页 |
致谢 | 第155-156页 |
作者简介 | 第156页 |