基于多核DSP的弹载SAR成像信号处理系统设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文意义和背景 | 第7-8页 |
·弹载SAR的发展与现状 | 第8-9页 |
·论文的内容安排 | 第9-11页 |
第二章 SAR成像算法介绍 | 第11-23页 |
·SAR成像原理 | 第11-13页 |
·距离分辨率 | 第11-12页 |
·方位分辨率 | 第12-13页 |
·RD成像算法 | 第13-17页 |
·距离徙动 | 第13-15页 |
·校正线性距离走动的距离-多普勒算法 | 第15-17页 |
·参数估计和运动补偿 | 第17-21页 |
·参数估计 | 第17-20页 |
·运动补偿 | 第20-21页 |
·算法小结 | 第21-23页 |
第三章 弹载SAR成像信号处理系统硬件设计 | 第23-49页 |
·引言 | 第23页 |
·硬件系统框图 | 第23-25页 |
·电源部分设计 | 第25-28页 |
·时钟部分设计 | 第28-30页 |
·数字时钟 | 第28-30页 |
·模拟时钟 | 第30页 |
·ADC接口设计 | 第30-34页 |
·AD选型 | 第30-31页 |
·ADC前端设计 | 第31-32页 |
·ADC数据输出设计 | 第32-34页 |
·FPGA设计 | 第34-35页 |
·DSP设计 | 第35-38页 |
·DSP简介 | 第35-37页 |
·DSP的DDR3接口设计 | 第37-38页 |
·高速串行接口设计 | 第38-46页 |
·SRIO接口 | 第39-42页 |
·Hyperlink接口 | 第42-44页 |
·千兆以太网接口 | 第44-46页 |
·硬件设计小结 | 第46-49页 |
第四章 SAR实时成像算法的设计与实现 | 第49-67页 |
·引言 | 第49-50页 |
·FPGA处理 | 第50-57页 |
·DDC原理 | 第50-51页 |
·FPGA中DDC实现 | 第51-54页 |
·FPGA中距离脉压处理 | 第54-56页 |
·FPGA中资源和实时性分析 | 第56-57页 |
·DSP处理 | 第57-64页 |
·算法的多核分配 | 第59-62页 |
·多核间的通信 | 第62-63页 |
·DSP的实时性分析 | 第63-64页 |
·上位机界面与系统调试 | 第64-67页 |
第五章 总结 | 第67-69页 |
·论文总结 | 第67-68页 |
·工作展望 | 第68-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |
作者在攻读硕士学位期间(合作)的研究成果 | 第73-74页 |