基于FPGA的EPON ONU硬件设计与实现
| 摘要 | 第1-11页 |
| Abstract | 第11-13页 |
| 符号说明 | 第13-15页 |
| 第一章 绪论 | 第15-18页 |
| ·EPON简介 | 第15-16页 |
| ·国内外研究现状 | 第16-17页 |
| ·国外研究现状 | 第16页 |
| ·国内研究状况 | 第16-17页 |
| ·本文的主要研究工作及论文结构 | 第17-18页 |
| 第二章 EPON的原理 | 第18-28页 |
| ·系统概述 | 第18-19页 |
| ·EPON传输原理 | 第19-20页 |
| ·下行传输 | 第19页 |
| ·上行传输 | 第19-20页 |
| ·EPON多点控制协议 | 第20-27页 |
| ·多点控制协议原理 | 第20-21页 |
| ·自动发现流程 | 第21-22页 |
| ·报告流程 | 第22-23页 |
| ·授权流程 | 第23-24页 |
| ·MPCP控制帧的介绍 | 第24-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 ONU系统的设计 | 第28-37页 |
| ·ONU体系结构 | 第28-30页 |
| ·PHY层 | 第28-29页 |
| ·RS子层 | 第29页 |
| ·数据链路层 | 第29-30页 |
| ·ONU系统设计 | 第30页 |
| ·ONU SOPC系统设计 | 第30-34页 |
| ·MicroBlaze处理器 | 第31-32页 |
| ·多端口内存控制器(MPMC) | 第32-33页 |
| ·Rocket I/O GTP | 第33-34页 |
| ·ONU MAC控制模块的设计 | 第34-35页 |
| ·交换模块的设计 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第四章 ONU MAC控制模块的实现 | 第37-70页 |
| ·PCS接收/发送模块的实现 | 第37-45页 |
| ·有序集合介绍 | 第38页 |
| ·RS编解码的实现介绍 | 第38-40页 |
| ·PCS发送模块的实现 | 第40-43页 |
| ·PCS接收模块的实现 | 第43-45页 |
| ·LLID添加/过滤模块的实现 | 第45-50页 |
| ·循环冗余校验介绍 | 第45-46页 |
| ·LLID添加模块的实现 | 第46-48页 |
| ·LLID过滤模块的实现 | 第48-50页 |
| ·解密模块的实现 | 第50-56页 |
| ·搅动帧的定义 | 第50-51页 |
| ·密钥的产生与更新 | 第51-52页 |
| ·搅动与解搅动过程 | 第52-54页 |
| ·解密模块的实现 | 第54-56页 |
| ·MPCP模块的实现 | 第56-67页 |
| ·MPCP分类模块的实现 | 第57-59页 |
| ·授权处理模块的实现 | 第59-61页 |
| ·注册处理模块的实现 | 第61-63页 |
| ·REPORT处理模块的实现 | 第63-66页 |
| ·MPCP复用模块的实现 | 第66-67页 |
| ·ONU MAC控制模块其他子模块的实现 | 第67-69页 |
| ·OAM帧缓存模块的实现 | 第68页 |
| ·下行分类/上行复用模块的实现 | 第68页 |
| ·上/下行队列调度模块的实现 | 第68-69页 |
| ·本章小结 | 第69-70页 |
| 第五章 交换模块的实现 | 第70-79页 |
| ·MAC的实现 | 第71-73页 |
| ·以太网端口数据存储模块的实现 | 第73-74页 |
| ·查表模块的实现 | 第74-76页 |
| ·地址解析请求队列模块的实现 | 第74-75页 |
| ·Hash值计算模块的实现 | 第75-76页 |
| ·地址解析模块的实现 | 第76页 |
| ·转发控制模块的实现 | 第76-77页 |
| ·交换模块仿真结果 | 第77-78页 |
| ·本章小结 | 第78-79页 |
| 第六章 SOPC系统的搭建与仿真验证 | 第79-84页 |
| ·硬件平台的创建 | 第79-82页 |
| ·EDK系统的搭建 | 第80页 |
| ·系统综合结果分析 | 第80-82页 |
| ·系统数据传输的仿真 | 第82-83页 |
| ·ONU注册过程仿真 | 第82页 |
| ·下行数据的仿真 | 第82-83页 |
| ·上行数据的仿真 | 第83页 |
| ·本章小结 | 第83-84页 |
| 第七章 总结与展望 | 第84-85页 |
| 参考文献 | 第85-89页 |
| 致谢 | 第89-90页 |
| 攻读硕士期间取得的成果 | 第90-91页 |
| 学位论文评阅及答辩情况表 | 第91页 |