基于FPGA的智能串口设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·引言 | 第7页 |
| ·论文主要工作 | 第7-8页 |
| ·开发工具 | 第8-11页 |
| 第二章 系统总体架构设计 | 第11-25页 |
| ·串口模块的架构 | 第12-21页 |
| ·设计方案的演变 | 第12-14页 |
| ·基于 FPGA 的设计方案 | 第14-16页 |
| ·FPGA 的特点及选型 | 第16-19页 |
| ·FPGA 的开发流程 | 第19-21页 |
| ·DSP 环境配置 | 第21-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 基于 FPGA 智能串口模块设计 | 第25-37页 |
| ·FPGA 逻辑结构设计 | 第25-26页 |
| ·智能串口模块总体架构 | 第26-27页 |
| ·智能串口功能概述 | 第27-29页 |
| ·FPGA 功能接口设计 | 第29-36页 |
| ·EMIF 初始化 | 第30-31页 |
| ·FPGA 功能接口设计 | 第31-34页 |
| ·串口顶层控制模块设计 | 第34-36页 |
| ·本章小结 | 第36-37页 |
| 第四章 数据智能传输功能实现 | 第37-55页 |
| ·数据发送功能实现 | 第37-43页 |
| ·FIFO 的设计 | 第38-40页 |
| ·发送控制逻辑 | 第40-43页 |
| ·数据接收功能实现 | 第43-47页 |
| ·接收控制逻辑 | 第43-47页 |
| ·智能化模块设计 | 第47-52页 |
| ·RAM 的设计 | 第47-48页 |
| ·双端口 RAM 的设计 | 第48-49页 |
| ·C51 及控制电路 | 第49-52页 |
| ·智能通信协议 | 第52-54页 |
| ·共享地址划分 | 第52-53页 |
| ·数据接收协议 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 智能串口功能仿真测试 | 第55-61页 |
| ·数据发送功能仿真测试 | 第55-57页 |
| ·数据接收功能仿真测试 | 第57-58页 |
| ·数据接收发送仿真测试 | 第58页 |
| ·FPGA 下载配置 | 第58-60页 |
| ·本章小结 | 第60-61页 |
| 第六章 结论与推广 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-67页 |
| 在校期间研究成果 | 第67-68页 |