| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·引言 | 第9页 |
| ·课题的研究背景 | 第9-10页 |
| ·时间同步的国内外研究现状 | 第10-11页 |
| ·本论文的主要工作 | 第11-13页 |
| 第二章 时间同步技术 | 第13-27页 |
| ·目前主要的时间同步方法 | 第13-15页 |
| ·GPS 同步技术 | 第15-17页 |
| ·IEEE-1588 精确时间协议 | 第17-26页 |
| ·IEEE-1588 协议的背景及特点 | 第17-18页 |
| ·IEEE-1588 体系结构 | 第18-20页 |
| ·IEEE-1588 同步算法 | 第20-24页 |
| ·IEEE-1588 v2 版本的改进 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 同步时钟的基本原理及设计方法 | 第27-42页 |
| ·基于GPS 和IEEE-1588 的时钟同步原理 | 第27-28页 |
| ·同步时钟的硬件设计 | 第28-35页 |
| ·主要逻辑功能的设计 | 第35-40页 |
| ·GPS 解析与预处理 | 第35-36页 |
| ·PTP 报文的检测方法和时间戳的标记方法 | 第36-38页 |
| ·本地时钟设计及平滑修正 | 第38-39页 |
| ·IRIG-B 时间码的编码和解码 | 第39-40页 |
| ·本章小结 | 第40-42页 |
| 第四章 同步时钟的实现 | 第42-62页 |
| ·Verilog HDL 硬件描述语言 | 第42-43页 |
| ·FPGA 技术概述 | 第43-47页 |
| ·FPGA 结构及特点 | 第43-45页 |
| ·FPGA 典型设计流程 | 第45-47页 |
| ·主要逻辑功能的实现 | 第47-61页 |
| ·MAC 子层的实现 | 第48-49页 |
| ·GPS 授时的实现 | 第49-52页 |
| ·PTP 报文的检测及标记的实现 | 第52-56页 |
| ·本地时钟的实现 | 第56-57页 |
| ·IRIG-B 码授时的实现 | 第57-61页 |
| ·本章小结 | 第61-62页 |
| 第五章 测试及误差分析 | 第62-72页 |
| ·同步性能测试 | 第62-67页 |
| ·PTP 时钟测试 | 第62-66页 |
| ·IRIG-B 时间码精度测试 | 第66-67页 |
| ·在电力系统广域测量中的应用 | 第67-69页 |
| ·同步时钟的误差分析 | 第69-71页 |
| ·本章小结 | 第71-72页 |
| 第六章 总结和展望 | 第72-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-77页 |
| 附录一 PTP 主时钟逻辑功能原理图 | 第77-78页 |
| 附录二 PTP 从时钟逻辑功能原理图 | 第78-79页 |
| 攻硕期间取得的研究成果 | 第79-80页 |