导航接收机数字信号处理平台设计与实现
第1章 绪论 | 第1-15页 |
·选题意义与背景 | 第10-11页 |
·扩频通信技术发展状况 | 第11-12页 |
·数字化技术发展状况 | 第12-14页 |
·ADC技术发展状况 | 第12-13页 |
·高速FPGA和DSP器件发展状况 | 第13-14页 |
·论文主要工作内容 | 第14-15页 |
第2章 扩频接收机相关理论及结构设计 | 第15-32页 |
·扩频通信基础理论 | 第15-20页 |
·DS—SS扩频通信系统特点 | 第17-18页 |
·扩频码的特性 | 第18-20页 |
·导航接收机定位原理 | 第20-24页 |
·圆-圆定位 | 第20-22页 |
·伪随机码测距原理 | 第22-24页 |
·接收机结构方案的研究 | 第24-30页 |
·目前接收机结构方案的研究 | 第24-28页 |
·区域无线电导航接收机结构方案设计 | 第28-30页 |
·数字信号处理通道 | 第30-31页 |
·本章小结 | 第31-32页 |
第3章 接收机数字信号处理平台硬件实现 | 第32-62页 |
·引言 | 第32页 |
·硬件平台结构设计 | 第32-33页 |
·电源及接地问题的考虑 | 第33-35页 |
·电源管理芯片 | 第33-34页 |
·电磁干扰的抑制 | 第34-35页 |
·AD的选择与设计 | 第35-38页 |
·A/D变换器指标的确定 | 第35-36页 |
·A/D变换器的设计方法 | 第36-38页 |
·AD的测试 | 第38页 |
·FPGA设计方法 | 第38-45页 |
·Stratix系列FPGA简介 | 第38-40页 |
·BGA封装的FPGA器件布线 | 第40-41页 |
·FPGA器件的下载配置方法 | 第41-44页 |
·FPGA与DSP的接口设计 | 第44-45页 |
·TMS320C6713 DSP设计方法 | 第45-61页 |
·TMS320C6000系列DSP简介 | 第45-47页 |
·DSP关键引脚连接 | 第47-50页 |
·C6713的存储器设计 | 第50-56页 |
·C6713的串行通迅设计 | 第56-57页 |
·两片DSP之间的通信 | 第57-60页 |
·CPLD逻辑控制 | 第60-61页 |
·本章小结 | 第61-62页 |
第4章 系统软件设计与实现 | 第62-80页 |
·引言 | 第62页 |
·DSP软件流程 | 第62页 |
·C语言和汇编语言混合编程 | 第62-64页 |
·浮点与定点 | 第64-65页 |
·定点DSP精度上的局限性 | 第64-65页 |
·定点数与浮点数的相互转化 | 第65页 |
·系统初始化程序 | 第65-68页 |
·锁相环初始化 | 第65-67页 |
·EMIF初始化 | 第67页 |
·定时器初始化 | 第67-68页 |
·中断服务程序 | 第68-71页 |
·中断矢量表 | 第69-70页 |
·中断服务程序的C语言编程 | 第70-71页 |
·用于UART的多通道缓冲串口(McBSP) | 第71-73页 |
·DSP程序引导加载 | 第73-79页 |
·引导方式选择 | 第74-75页 |
·C6713 ROM引导模式实现 | 第75-79页 |
·本章小结 | 第79-80页 |
结论 | 第80-82页 |
参考文献 | 第82-86页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第86-87页 |
致谢 | 第87页 |