| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-17页 |
| ·课题研究背景 | 第12页 |
| ·通信信号电磁环境模拟器与静态背景信号产生器简介 | 第12-14页 |
| ·通信信号电磁环境模拟器功能与结构分析 | 第12-13页 |
| ·静态背景信号产生器原理与优缺点分析 | 第13-14页 |
| ·国内外发展现状及主要性能分析 | 第14-16页 |
| ·课题研究的内容及论文组织结构 | 第16-17页 |
| 第二章 几种动态背景信号产生器的设想和分析 | 第17-25页 |
| ·基于任意波形发生器的设想 | 第17-20页 |
| ·基于DDS 技术的任意波形发生器的工作原理 | 第17-19页 |
| ·基于任意波形发生器的设计方案 | 第19-20页 |
| ·基于循环读取存储器的设想 | 第20-21页 |
| ·基于“软件无线电”的设想 | 第21-22页 |
| ·软件无线电的概念及典型功能框图 | 第21-22页 |
| ·基于“软件无线电”思想的设计方案 | 第22页 |
| ·几种设想的比较和分析 | 第22-25页 |
| 第三章 动态背景信号产生方案 | 第25-51页 |
| ·调制信号的仿真模型 | 第26-27页 |
| ·基带数字信号的产生方案 | 第27-30页 |
| ·离散希尔伯特变换的原理 | 第28-29页 |
| ·离散希尔伯特变换的实现 | 第29-30页 |
| ·多速率信号处理和频谱搬移原理 | 第30-35页 |
| ·时域离散数字信号的多相表示 | 第30-31页 |
| ·插值操作的频谱延拓效应 | 第31-33页 |
| ·用内插器实现频谱搬移 | 第33页 |
| ·上变频内插器的多相实现结构 | 第33-35页 |
| ·中频数字信号的产生方案 | 第35-41页 |
| ·中频信号的子带划分和拼接方案 | 第35-39页 |
| ·正弦值查找表的设计 | 第39-41页 |
| ·背景信号的动态化方案和计算量估计 | 第41-47页 |
| ·背景信号的动态化方案 | 第41页 |
| ·多径衰落信道的冲激响应模型 | 第41-45页 |
| ·多径衰落的模拟仿真方案 | 第45-47页 |
| ·运算量估计 | 第47页 |
| ·中频信号的峰值分析和DAC 量化位数确定 | 第47-51页 |
| ·数模转换位数需求分析 | 第47-49页 |
| ·DAC 位数的确定 | 第49页 |
| ·信号量化信噪比分析 | 第49-51页 |
| 第四章 动态背景信号产生器的实现方案 | 第51-65页 |
| ·动态背景信号产生器的结构组成和原理框图 | 第51-53页 |
| ·利用定点DSP 芯片实现并行运算 | 第53-56页 |
| ·TMS320C6400 系列DSP 芯片的性能介绍 | 第53-54页 |
| ·DSP 芯片的数据通路 | 第54-55页 |
| ·DSP 芯片的并行操作 | 第55-56页 |
| ·利用FPGA 芯片实现高速FIR 滤波 | 第56-59页 |
| ·Virtex-4 系列FPGA 芯片 | 第56-57页 |
| ·XtremeDSP 解决方案 | 第57-58页 |
| ·基于DSP48 膜片的高速FIR 滤波 | 第58-59页 |
| ·高速DDR SDRAM 存储器的控制 | 第59-63页 |
| ·DDR2 原理 | 第59-60页 |
| ·DDR2 的三个主要新特征 | 第60页 |
| ·DDR2 的传输标准 | 第60-61页 |
| ·DDR2 SDRAM 的控制信号 | 第61-62页 |
| ·DDR2 存储器的控制实现 | 第62-63页 |
| ·高速DAC 芯片的使用 | 第63-65页 |
| ·高速数模转换部分作用 | 第63页 |
| ·选用芯片介绍 | 第63-65页 |
| 第五章 动态背景信号产生器的设计展望 | 第65-68页 |
| ·ARM 简介 | 第65页 |
| ·ARM 嵌入式操作系统设计 | 第65-66页 |
| ·系统硬件选型 | 第66-68页 |
| 结束语 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-71页 |
| 作者在学期间取得的学术成果 | 第71页 |