基于PCI总线的时间同步系统
| 中文摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-12页 |
| ·时间同步 | 第7-8页 |
| ·时间同步技术 | 第8-10页 |
| ·无线授时 | 第8页 |
| ·电话拨号授时 | 第8-9页 |
| ·互联网同步 | 第9页 |
| ·SDH 网络同步 | 第9页 |
| ·GPS | 第9-10页 |
| ·课题的研究背景及主要工作 | 第10-12页 |
| 第二章 计算机系统的计时模型与同步 | 第12-24页 |
| ·物理时间系统 | 第12-17页 |
| ·世界时系统 | 第12-14页 |
| ·原子时系统 | 第14-15页 |
| ·力学时系统 | 第15-16页 |
| ·协调世界时 | 第16页 |
| ·GPS 时间系统 | 第16-17页 |
| ·时间同步模型 | 第17-18页 |
| ·计算机系统的计时模型与同步 | 第18-20页 |
| ·计算机计时系统 | 第19页 |
| ·计算机系统计时模型与同步 | 第19-20页 |
| ·GPS 同步计算机时间 | 第20-24页 |
| ·GPS 测时 | 第20-21页 |
| ·GPS 授时 | 第21-24页 |
| 第三章 基于PCI 总线的时间同步卡 | 第24-38页 |
| ·PCI 总线接口的实现方案 | 第24-25页 |
| ·系统的结构及功能 | 第25-32页 |
| ·GPS OEM | 第26-29页 |
| ·GSU-36A3 的数据格式 | 第29页 |
| ·核心控制模块CPLD | 第29-32页 |
| ·时间同步卡设计的技术问题 | 第32-37页 |
| ·电源分配与滤波 | 第32-34页 |
| ·输出负载和信号传输线 | 第34页 |
| ·反射 | 第34-36页 |
| ·串扰 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 CPLD 内部逻辑功能设计 | 第38-56页 |
| ·基于QuartusⅡ的CPLD 开发 | 第38-40页 |
| ·QuartusⅡ及其开发流程 | 第38-40页 |
| ·VHDL 语言简介 | 第40页 |
| ·系统的整体设计 | 第40-56页 |
| ·UART 接收 | 第41-49页 |
| ·异步通信接口接收机的流程图 | 第42-44页 |
| ·异步通信接口接收模块设计 | 第44-49页 |
| ·时间码提取与处理 | 第49-50页 |
| ·PCI 从模式模块 | 第50-56页 |
| ·PCI 总线 | 第50-55页 |
| ·PCI 接口的实现方法 | 第55-56页 |
| 第五章 时间同步卡的驱动 | 第56-64页 |
| ·驱动程序概述 | 第56-57页 |
| ·WinDriver 简介 | 第57-59页 |
| ·时间同步卡的驱动程序 | 第59-64页 |
| 第六章 总结与展望 | 第64-65页 |
| 参考文献 | 第65-68页 |
| 发表论文和科研情况说明 | 第68-69页 |
| 致谢 | 第69页 |