| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-10页 |
| ·任意波形发生器技术的发展 | 第8页 |
| ·虚拟仪器技术的发展 | 第8-9页 |
| ·本论文研究的内容 | 第9-10页 |
| 第二章 虚拟仪器技术基本理论 | 第10-15页 |
| ·虚拟仪器的概念 | 第10页 |
| ·虚拟仪器与传统仪器的比较 | 第10-11页 |
| ·虚拟仪器系统的构成 | 第11-12页 |
| ·虚拟仪器系统的分类 | 第12页 |
| ·虚拟仪器系统的软件结构 | 第12-15页 |
| ·VPP 规范 | 第13页 |
| ·I/O 接口软件标准VISA | 第13-15页 |
| 第三章 系统整体方案设计 | 第15-24页 |
| ·任意波形发生器基本功能和技术指标 | 第15页 |
| ·基本功能 | 第15页 |
| ·技术指标 | 第15页 |
| ·系统整体方案制定 | 第15-16页 |
| ·任意波形发生器工作方式的制定 | 第16-18页 |
| ·程序控制输出 | 第16-17页 |
| ·DMA(Direct Memory Access)输出 | 第17页 |
| ·DDS 直接数字频率合成 | 第17-18页 |
| ·DDS 技术分析 | 第18-20页 |
| ·DDS 基本原理 | 第18-19页 |
| ·改进的DDS 技术 | 第19-20页 |
| ·DAC 字长的选择 | 第20-21页 |
| ·幅值控制方式的制定 | 第21-22页 |
| ·通信方案比较 | 第22-23页 |
| ·软件开发平台比较 | 第23-24页 |
| 第四章 任意波形发生器固件设计 | 第24-34页 |
| ·任意波形发生器硬件设计 | 第24-31页 |
| ·任意波形发生器硬件整体结构图 | 第24页 |
| ·处理器模块 | 第24-25页 |
| ·波形存储器模块 | 第25页 |
| ·时钟模块 | 第25-27页 |
| ·高速DAC 模块 | 第27-29页 |
| ·幅值与偏置模块 | 第29-30页 |
| ·USB 通信模块 | 第30-31页 |
| ·任意波形发生器固化软件设计 | 第31-34页 |
| ·系统资源分配 | 第31-32页 |
| ·固化软件流程 | 第32-34页 |
| 第五章 系统CPLD 逻辑设计 | 第34-42页 |
| ·Verilog HDL 硬件描述语言 | 第34页 |
| ·CPLD 逻辑设计 | 第34-40页 |
| ·CPLD 总体逻辑结构设计 | 第34-35页 |
| ·系统逻辑软件结构 | 第35-36页 |
| ·地址发生器的设计 | 第36-38页 |
| ·地址选择器的设计 | 第38页 |
| ·地址译码的设计 | 第38-39页 |
| ·SRAM 读时序设计 | 第39-40页 |
| ·其余逻辑模块的设计 | 第40页 |
| ·系统工作状态分析 | 第40-42页 |
| ·波形更新状态 | 第40页 |
| ·DDS 波形输出状态 | 第40-42页 |
| 第六章 任意波形发生器软件设计 | 第42-53页 |
| ·软件开发环境LabVIEW | 第42-43页 |
| ·LabVIEW 的特点 | 第42页 |
| ·LabVIEW 的程序结构与运行机制 | 第42-43页 |
| ·任意波形发生器LabVIEW 软件设计 | 第43-47页 |
| ·主面板程序设计 | 第43-44页 |
| ·公式编辑面板程序设计 | 第44-46页 |
| ·波形绘制面板程序设计 | 第46-47页 |
| ·USB 通信软件设计 | 第47-53页 |
| ·USB 总线概述 | 第47-49页 |
| ·USB 驱动软件设计 | 第49-52页 |
| ·通信协议制定 | 第52-53页 |
| 第七章 结论 | 第53-54页 |
| ·论文工作成果 | 第53页 |
| ·建议 | 第53-54页 |
| 致谢 | 第54-55页 |
| 参考文献 | 第55-56页 |
| 作者在学期间发表论文清单 | 第56页 |