首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号处理论文--图像信号处理论文

基于高速DSP的JPEG2000硬件设计与实现

1 绪论第1-10页
 1.1 引言第7-8页
 1.2 论文主要研究工作第8-10页
2 JPEG2000的理论与算法第10-29页
 2.1 图像压缩编码的基本概念第10-13页
  2.1.1 图像压缩编码的必要性和可能性第10-11页
  2.1.2 图像压缩编码的基本方法第11-12页
  2.1.3 图像质量的评价标准第12-13页
 2.2 JPEG2000的理论基础第13-26页
  2.2.1 图像压缩的信息论基础第13-15页
  2.2.2 变换编码第15-17页
  2.2.3 小波分析理论第17-21页
  2.2.4 EBCOT编码算法—JPEG2000的核心算法第21-26页
 2.3 JPEG2000图像编解码程序结构第26-28页
  2.3.1 预处理第27页
  2.3.2 核心处理第27-28页
  2.3.3 位流组织第28页
  2.3.4 解码第28页
 2.4 本章小结第28-29页
3 JPEG2000图像编解码器的硬件设计第29-53页
 3.1 系统结构第29-30页
 3.2 JPEG2000图像编解码器硬件设计的技术基础第30-31页
  3.2.1 高速 DSP技术第30-31页
  3.2.2 SDRAM存储器技术第31页
  3.2.3 FLASH存储器技术第31页
 3.3 JPEG2000图像编解码器关键器件的选择第31-32页
 3.4 JPEG2000图像编解码器硬件电路设计第32-51页
  3.4.1 TMS320C6000系列 DSPs硬件结构第32-34页
  3.4.2 高速 DSP器件 TM5320C6204自身的配置第34-38页
  3.4.3 JPEG2000图像编解码器存储器的配置第38-51页
 3.5 系统电源设计第51-52页
  3.5.1 系统电源设计要求第51-52页
  3.5.2 系统电源原理设计第52页
 3.6 本章小结第52-53页
4 JPEC2000图像编解码器 PCB设计第53-59页
 4.1 信号完整性的分析和设计第53-55页
  4.1.1 信号完整性的分析第53-54页
  4.1.2 保持信号完整性采取的设计措施第54-55页
 4.2 电源完整性的分析和设计第55-56页
  4.2.1 电源完整性的分析第55页
  4.2.2 保持电源稳定性采用的设计措施第55-56页
 4.3 电磁兼容性设计第56页
 4.4 JPEG2000编解码器试验板的 PCB设计第56-57页
  4.4.1 设计工具的选择第56-57页
  4.4.2 印刷版的多层结构设计第57页
 4.5 本章小结第57-59页
5 JPEC2000图像编解码器的硬件调试及JPEG2000的 DSP实现第59-66页
 5.1 JPEG2000图像编解码器试验板的硬件调试第59-60页
  5.1.1 硬件静态测试第59页
  5.1.2 上电测试第59页
  5.1.3 PC与 DSP之间的 JTAG接口通讯测试第59页
  5.1.4 DSP对 SDRAM的读写程序调试第59页
  5.1.5 DSP对 FLASH的读写程序调试第59-60页
 5.2 JPEG2000在 DSP中的实现第60-62页
  5.2.1 C6000代码开发流程第60页
  5.2.2 DSP代码优化第60-61页
  5.2.3 JPEG2000编解码算法的简化第61-62页
 5.3 JPEG2000图像编码器试验系统的工作流程第62-63页
 5.4 实验结果与比较第63-64页
 5.5 本章小结第64-66页
结论第66-67页
致谢第67-68页
参考文献第68-69页

论文共69页,点击 下载论文
上一篇:论政府对房地产市场的金融调控
下一篇:金融中介、金融市场与经济增长--基于银行和股票市场的实证研究