第一章 绪论 | 第1-14页 |
1.1 论文的选题及背景 | 第9-10页 |
1.2 国内外在VHF训练领域的研究概况 | 第10-11页 |
1.3 课题的实用价值及能达到的水平 | 第11页 |
1.4 VHF仿真系统的总体设计方案 | 第11-12页 |
1.5 本文的篇章结构 | 第12-14页 |
第二章 多带激励语音编码算法研究与实验 | 第14-26页 |
2.1 多带激励语音模型 | 第15-21页 |
2.1.1 MBE模型的参数提取 | 第16-20页 |
2.1.2 MBE模型的语音合成 | 第20-21页 |
2.2 MBE语音压缩算法的实验和测试 | 第21-26页 |
第三章 系统硬件电路的设计 | 第26-44页 |
3.1 语音终端系统总体设计 | 第26-27页 |
3.2 系统各单元硬件电路设计 | 第27-43页 |
3.2.1 时钟同步电路设计 | 第27-31页 |
3.2.2 语音数据采集及回放单元设计 | 第31-33页 |
3.2.3 语音压缩解压单元电路设计 | 第33-39页 |
3.2.3.1 AMBE-1000的特点 | 第34-35页 |
3.2.3.2 AMBE-1000的基本功能 | 第35页 |
3.2.3.3 AMBE-1000设计时的主要考虑因素 | 第35-39页 |
3.2.4 数据处理、传送及接收单元设计 | 第39-40页 |
3.2.5 键盘及频道显示单元的电路设计 | 第40-42页 |
3.2.6 串口电平转换单元设计 | 第42-43页 |
3.3 硬件电路的PCB图 | 第43-44页 |
第四章 嵌入式控制软件的设计 | 第44-50页 |
4.1 软件设计的总体框架 | 第45-46页 |
4.2 上传语音处理子程序 | 第46-48页 |
4.3 下载语音处理子程序 | 第48-49页 |
4.4 按键译码处理子程序 | 第49-50页 |
第五章 上位机(PC)网络程序设计 | 第50-56页 |
5.1 上位机网络程序的设计构架 | 第50页 |
5.2 通讯功能的实现 | 第50-52页 |
5.2.1 串口通讯的实现 | 第50页 |
5.2.2 网络通讯的实现 | 第50-52页 |
5.3 具体程序设计 | 第52-56页 |
5.3.1 基于UDP协议开发的网络程序 | 第52-54页 |
5.3.2 基于TCP协议开发的网络程序 | 第54-56页 |
第六章 总结与展望 | 第56-59页 |
6.1 研究的成果 | 第56-57页 |
6.2 进一步的研究考虑 | 第57-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-64页 |
附录A VHF仿真系统语音终端实物图 | 第64-65页 |
附录B VHF仿真系统硬件电路原理图 | 第65-68页 |
附录C 时钟同步电路硬件建模代码 | 第68-70页 |
附录D 上位PC机网络源程序 | 第70-78页 |
攻读硕士学位期间的科研工作和论文的发表情况 | 第78页 |