摘要 | 第1-6页 |
ABSTRACT | 第6-14页 |
第一章 绪论 | 第14-17页 |
·研究背景介绍 | 第14-15页 |
·LTE 背景介绍 | 第14页 |
·FPGA 背景介绍 | 第14-15页 |
·论文研究的主要内容 | 第15页 |
·论文研究中的难点和创新点 | 第15-16页 |
·论文的结构安排 | 第16-17页 |
第二章 LTE 物理层及相关技术的研究与仿真 | 第17-36页 |
·LTE 物理层概述 | 第17-19页 |
·LTE 系统帧结构 | 第17页 |
·LTE 系统时频结构 | 第17-19页 |
·LTE 物理层仿真平台 | 第19-24页 |
·数据产生 | 第20页 |
·星座调制 | 第20-21页 |
·导频插入 | 第21-22页 |
·资源映射 | 第22-23页 |
·OFDM 符号生成 | 第23-24页 |
·添加 CP | 第24页 |
·信道估计技术的研究与仿真 | 第24-36页 |
·信道估计的原理 | 第25-26页 |
·导频图案的选择 | 第26-27页 |
·信道估计算法 | 第27-33页 |
·插值算法 | 第33-36页 |
第三章 LTE 物理层链路部分模块的设计与实现 | 第36-82页 |
·LTE 系统硬件平台 | 第36-37页 |
·LTE 系统物理层链路的设计 | 第37-39页 |
·LTE 系统下行链路的设计 | 第37-38页 |
·LTE 系统上行链路的设计 | 第38页 |
·LTE 系统上、下行链路的区别与联系 | 第38-39页 |
·资源映射模块的设计 | 第39-59页 |
·控制寄存器组的设计 | 第40-42页 |
·BCH/CCH 和 SCH 数据接收器的设计 | 第42-44页 |
·CCH、SCH 地址产生器的设计 | 第44-46页 |
·BCH 地址产生器的设计 | 第46-49页 |
·PSCH、SSCH 产生器的设计 | 第49-51页 |
·RS 产生器的设计 | 第51-53页 |
·仲裁器和子帧缓冲器的设计 | 第53-54页 |
·地址转换器的设计 | 第54-56页 |
·IFFT 及 CP 插入和 FIFO 缓冲器的设计 | 第56-57页 |
·上行资源映射与下行资源映射的区别 | 第57-59页 |
·资源解映射模块的设计 | 第59-72页 |
·控制寄存器组的设计 | 第60-61页 |
·CP 移除模块的设计 | 第61-62页 |
·符号缓冲器及 FFT 模块的设计 | 第62-63页 |
·写地址产生器的设计 | 第63-64页 |
·子帧缓冲器的设计 | 第64-66页 |
·读地址产生器的设计 | 第66-67页 |
·PDCCH 和 PDSCH 解映射模块的设计 | 第67-71页 |
·上行资源解映射与下行资源解映射的区别 | 第71-72页 |
·信道估计与均衡模块的设计 | 第72-82页 |
·RS 提取模块的设计 | 第73-74页 |
·本地 RS 产生模块的设计 | 第74-75页 |
·LS 信道估计模块的设计 | 第75-76页 |
·插值算法模块的设计 | 第76-79页 |
·信道补偿模块的设计 | 第79-80页 |
·能量计算模块的设计 | 第80-82页 |
第四章 系统的调试及测试 | 第82-98页 |
·资源映射模块的调试及测试 | 第82-87页 |
·下行资源映射模块 | 第82-85页 |
·上行资源映射模块 | 第85-87页 |
·资源解映射模块的调试及测试 | 第87-91页 |
·下行资源解映射 | 第87-90页 |
·上行资源解映射 | 第90-91页 |
·信道均衡模块的调试及测试 | 第91-95页 |
·下行信道估计 | 第91-94页 |
·上行信道估计 | 第94-95页 |
·模块联调及测试 | 第95-98页 |
第五章 结论 | 第98-100页 |
·结论 | 第98页 |
·未来研究方向 | 第98-100页 |
参考文献 | 第100-102页 |
致谢 | 第102-103页 |
研究成果及发表的学术论文 | 第103-104页 |
作者和导师简介 | 第104-105页 |
附件 | 第105-106页 |