认知无线电频谱感知功能的FPGA实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·研究概况与背景 | 第7页 |
| ·认知无线电的基本任务 | 第7-8页 |
| ·项目来源和内容章节安排 | 第8-9页 |
| 第二章 认知无线电频谱感知功能概述 | 第9-15页 |
| ·认知无线电中的频谱感知 | 第9页 |
| ·认知无线电频谱感知算法 | 第9-11页 |
| ·研究新进展 | 第11-15页 |
| 第三章 认知无线电频谱感知功能的系统分析 | 第15-29页 |
| ·系统整体框架 | 第15-17页 |
| ·数字子系统的结构 | 第17页 |
| ·带通采样理论 | 第17-20页 |
| ·带通采样定理 | 第17-18页 |
| ·带通采样信号的等效基带形式 | 第18-20页 |
| ·带通采样的频谱映射关系 | 第20页 |
| ·基于多相滤波器组数字下变频的数学模型 | 第20-24页 |
| ·多相滤波器组实现下变频的原理 | 第20-21页 |
| ·多相滤波器组的硬件结构 | 第21-24页 |
| ·FFT硬件实现理论 | 第24-29页 |
| ·快速傅立叶变换原理 | 第24-25页 |
| ·基2快速傅立叶变换 | 第25-27页 |
| ·FFT算法的硬件实现理论 | 第27-29页 |
| 第四章 硬件实现 | 第29-47页 |
| ·系统参数的设计 | 第29-31页 |
| ·多相滤波器组的FPGA实现 | 第31-37页 |
| ·16倍抽取延时器 | 第31-32页 |
| ·FIR滤波器的FPGA实现 | 第32-34页 |
| ·32点实数IFFT模块的实现 | 第34-37页 |
| ·数据调整单元 | 第37页 |
| ·滑动窗缓冲区的实现 | 第37-40页 |
| ·256点全流水线FFT的实现 | 第40-47页 |
| ·算法结构的选择 | 第40-41页 |
| ·新型流水线结构 | 第41-42页 |
| ·单级蝶形运算与乒乓存储器 | 第42-43页 |
| ·旋转因子的产生方法 | 第43-44页 |
| ·输出级设计 | 第44-47页 |
| 第五章 结果与性能分析 | 第47-63页 |
| ·系统的MATLAB仿真结果 | 第47-49页 |
| ·主要模块的FPGA验证 | 第49-53页 |
| ·32点实数FFT的验证 | 第49-50页 |
| ·滤波器组的整体验证 | 第50-51页 |
| ·256点块浮点算法FFT的验证 | 第51-53页 |
| ·系统性能与资源消耗 | 第53-58页 |
| ·时序分析 | 第53-55页 |
| ·时频分析的性能 | 第55-57页 |
| ·资源利用率 | 第57-58页 |
| ·板上实测结果 | 第58-63页 |
| 第六章 总结 | 第63-65页 |
| ·设计回顾 | 第63页 |
| ·设计不足及展望 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-69页 |
| 在读期间发表论文 | 第69页 |