USB2.0设备控制器在PowerPC架构上的集成设计与验证
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第1章 绪论 | 第12-19页 |
| ·USB发展概况 | 第12-13页 |
| ·研究背景和意义 | 第13-14页 |
| ·USB设备控制器实现方案 | 第14-15页 |
| ·关键技术和研究现状 | 第15-18页 |
| ·IP核验证技术 | 第15-16页 |
| ·总线桥接技术 | 第16-18页 |
| ·主要研究内容 | 第18-19页 |
| 第2章 USB2.0开发的相关知识 | 第19-47页 |
| ·USB系统 | 第19-25页 |
| ·USB总线布局 | 第20-21页 |
| ·USB拓扑结构 | 第21-23页 |
| ·USB通信流 | 第23-25页 |
| ·USB事务处理 | 第25-33页 |
| ·字段的格式 | 第26-30页 |
| ·信息包的格式 | 第30-33页 |
| ·USB数据传输 | 第33-37页 |
| ·传输类型 | 第33-34页 |
| ·事务传输方式 | 第34-37页 |
| ·FPGA平台构建 | 第37-47页 |
| ·Xilinx EDK平台构建工具 | 第38-40页 |
| ·Xilinx Virtex-Ⅱ Pro平台组成 | 第40-47页 |
| 第3章 USB2.0设备控制器设计与验证 | 第47-84页 |
| ·设备控制器的架构 | 第47-53页 |
| ·模块划分 | 第47-49页 |
| ·顶层引脚定义 | 第49-53页 |
| ·UTMI接口模块 | 第53-59页 |
| ·UTMI接口设计 | 第53-55页 |
| ·总线事件检测实现 | 第55-58页 |
| ·UTMI接口模块仿真 | 第58-59页 |
| ·协议处理模块 | 第59-69页 |
| ·解包模块 | 第60-63页 |
| ·打包模块 | 第63-64页 |
| ·协议引擎模块 | 第64-68页 |
| ·协议引擎模块仿真 | 第68-69页 |
| ·寄存器管理模块 | 第69-76页 |
| ·控制寄存器组 | 第70-72页 |
| ·端点寄存器组 | 第72-75页 |
| ·寄存器管理模块仿真 | 第75-76页 |
| ·Wishbone接口模块 | 第76-79页 |
| ·Wishbone接口模块设计 | 第76-77页 |
| ·Wishbone接口模块仿真 | 第77-79页 |
| ·存储器接口和仲裁模块 | 第79-82页 |
| ·存储器接口和仲裁模块设计 | 第79-80页 |
| ·存储器接口和仲裁模块仿真 | 第80-82页 |
| ·USB设备接口IP核TOP层功能仿真 | 第82-84页 |
| 第4章 USB2.0设备控制器的FPGA验证 | 第84-112页 |
| ·FPGA验证系统的组成 | 第84-85页 |
| ·USB2.0设备控制器的FPGA实现 | 第85-96页 |
| ·USB IP核的综合 | 第85-90页 |
| ·USB设备控制器的实现 | 第90-96页 |
| ·OPB to Wishbone桥接实现 | 第96-106页 |
| ·Wishbone总线 | 第96-97页 |
| ·OPB IPIF服务 | 第97-98页 |
| ·OPB to Wishbone桥接设计 | 第98-103页 |
| ·OPB to Wishbone桥接的验证结果 | 第103-106页 |
| ·UTMI物理收发器 | 第106-111页 |
| ·USB验证实物图 | 第111-112页 |
| 第5章 总结与展望 | 第112-114页 |
| ·工作总结 | 第112-113页 |
| ·工作展望 | 第113-114页 |
| 参考文献 | 第114-118页 |
| 硕士期间发表的论文 | 第118-119页 |
| 致谢 | 第119页 |