| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·课题背景 | 第7-8页 |
| ·课题研究任务及关键点 | 第8-10页 |
| ·论文章节结构安排 | 第10-11页 |
| 第二章 信号处理板方案 | 第11-19页 |
| ·信号处理板简述 | 第11-12页 |
| ·信号处理板的功能 | 第12-13页 |
| ·信号处理板的芯片选择 | 第13-17页 |
| ·ADSP-TS201S | 第14-16页 |
| ·FPGA | 第16-17页 |
| ·系统的工作流程 | 第17页 |
| ·小结 | 第17-19页 |
| 第三章 CPCI 总线接口及 PCI9656 驱动的开发 | 第19-37页 |
| ·PCI/CPCI总线协议 | 第19-24页 |
| ·PCI/CPCI总线系统结构及特点 | 第19-20页 |
| ·PCI总线信号定义 | 第20-21页 |
| ·PCI总线传输 | 第21-22页 |
| ·CPCI总线介绍 | 第22-24页 |
| ·PCI9656 总线控制器 | 第24-30页 |
| ·PCI9656 的特点 | 第24-25页 |
| ·PCI9656 工作方式 | 第25-27页 |
| ·PCI9656 的内部寄存器 | 第27-28页 |
| ·PCI9656 的初始化 | 第28页 |
| ·PCI9656 局部总线操作模式 | 第28-29页 |
| ·PCI9656 的地址映射 | 第29-30页 |
| ·PCI9656 驱动程序的开发 | 第30-32页 |
| ·信号处理板驱动程序的实现 | 第32-34页 |
| ·驱动程序的安装与调试 | 第34-35页 |
| ·小结 | 第35-37页 |
| 第四章 多DSP系统的电路设计 | 第37-45页 |
| ·DSP相关电路设计 | 第37-40页 |
| ·DSP与Flash硬件连接 | 第37-38页 |
| ·DSP与SDRAM硬件连接 | 第38-39页 |
| ·DSP与FPGA硬件连接 | 第39-40页 |
| ·FPGA的配置模式 | 第40-42页 |
| ·Xilinx FPGA配置需要注意的问题 | 第42-43页 |
| ·边界扫描(JTAG) 相关问题 | 第42-43页 |
| ·电缆相关问题 | 第43页 |
| ·电路板相关问题 | 第43页 |
| ·小结 | 第43-45页 |
| 第五章 FPGA设计的实现 | 第45-55页 |
| ·FPGA的设计流程 | 第45-47页 |
| ·FPGA内模块设计结构图及其功能 | 第47-51页 |
| ·DSP选择模块 | 第49页 |
| ·双口RAM | 第49-50页 |
| ·双口RAM控制模块 | 第50-51页 |
| ·模拟主机接口模块 | 第51页 |
| ·基于FPGA的CPCI总线与多DSP的接口实现 | 第51-53页 |
| ·主机向DSP写数据时 | 第51-52页 |
| ·主机需要读取DSP的数据时 | 第52页 |
| ·DSP 请求 PCI9656 访问及仲裁 | 第52-53页 |
| ·小结 | 第53-55页 |
| 第六章 结束语 | 第55-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-61页 |
| 研究成果 | 第61-62页 |
| 附录 信号处理板的PCB和实物图 | 第62-63页 |