高帧频图像采集与传输系统的研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第14-22页 |
1.1 课题研究背景及意义 | 第14-16页 |
1.2 国内外研究现状 | 第16-19页 |
1.2.1 图像采集技术 | 第16-17页 |
1.2.2 PCIE总线技术 | 第17-18页 |
1.2.3 IEEE 1394b总线技术 | 第18-19页 |
1.3 论文主要研究内容 | 第19-20页 |
1.3.1 基于PCIE接.的系统方案设计 | 第19-20页 |
1.3.2 1394b传输模块方案设计 | 第20页 |
1.4 论文章节安排 | 第20-22页 |
第二章 PCI Express总线 | 第22-31页 |
2.1 PCI Express的拓扑结构 | 第22-24页 |
2.2 PCIE的逻辑结构 | 第24-25页 |
2.2.1 处理层 | 第24-25页 |
2.2.2 数据链路层 | 第25页 |
2.2.3 物理层 | 第25页 |
2.3 处理层数据包 | 第25-28页 |
2.3.1 TLP的格式 | 第26-27页 |
2.3.2 TLP的路由方式 | 第27页 |
2.3.3 请求事务和完成事务的TLP | 第27-28页 |
2.4 链路层数据包 | 第28-29页 |
2.4.1 DLLP类型和结构 | 第28页 |
2.4.2 ACK/NAK传输协议 | 第28-29页 |
2.4.3 链路层发送报文顺序 | 第29页 |
2.5 本章小结 | 第29-31页 |
第三章 图像采集模块设计 | 第31-47页 |
3.1 Camera Link接.技术简介 | 第31-35页 |
3.1.1 相机信号 | 第32-34页 |
3.1.2 Camera Link相机配置 | 第34页 |
3.1.3 连接器、电缆和引脚分配 | 第34-35页 |
3.2 Camera Link接.硬件电路设计 | 第35-40页 |
3.2.1 图像数据接收单元电路设计 | 第36-37页 |
3.2.2 串.通信单元电路设计 | 第37-38页 |
3.2.3 相机控制单元电路设计 | 第38-40页 |
3.3 采集模块的逻辑控制设计 | 第40-46页 |
3.3.1 图像接收单元 | 第40-41页 |
3.3.2 异步FIFO缓存单元 | 第41-42页 |
3.3.3 串.通信单元 | 第42-45页 |
3.3.4 相机控制单元 | 第45-46页 |
3.4 本章小结 | 第46-47页 |
第四章 PCIE传输方案设计 | 第47-64页 |
4.1 PCIE传输模块硬件电路设计 | 第47-50页 |
4.1.1 PCIE接.电路连接 | 第48页 |
4.1.2 DDR2 SDRAM电路连接 | 第48-50页 |
4.2 PCIE传输模块软件设计 | 第50-63页 |
4.2.1 PCI Express IP硬核 | 第51-55页 |
4.2.2 接收模块应用逻辑 | 第55-57页 |
4.2.3 发送模块应用逻辑 | 第57-58页 |
4.2.4 DDR2 SDRAM控制器 | 第58-59页 |
4.2.5 上位机发起的存储器读写 | 第59-61页 |
4.2.6 FPGA发起的DMA传输 | 第61-63页 |
4.3 本章小结 | 第63-64页 |
第五章 1394b传输方案设计 | 第64-71页 |
5.1 1394b总体框架图 | 第65页 |
5.2 1394b硬件电路设计 | 第65-67页 |
5.2.1 1394b芯片简介 | 第65-66页 |
5.2.2 芯片的电路连接 | 第66-67页 |
5.3 1394b软件模块 | 第67-70页 |
5.3.1 SOPC硬件与软件开发 | 第67-69页 |
5.3.2 程序设计 | 第69-70页 |
5.4 本章小结 | 第70-71页 |
第六章 系统仿真与验证 | 第71-76页 |
6.1 采集模块仿真验证 | 第71-72页 |
6.2 传输模块仿真测试 | 第72-75页 |
6.2.1 传输数据准确性验证 | 第72-74页 |
6.2.2 传输速率测试 | 第74-75页 |
6.3 本章小结 | 第75-76页 |
第七章 结束语和展望 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
攻读硕士学位期间取得的成果 | 第80-81页 |