摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究的背景 | 第10-11页 |
1.2 相关技术的国内外研究发展现状 | 第11-12页 |
1.3 本文主要工作 | 第12页 |
1.4 本论文的结构安排 | 第12-14页 |
第二章 设计软件介绍 | 第14-20页 |
2.1 硬件描述语言 | 第14-16页 |
2.1.1 VHDL语言特点 | 第14-15页 |
2.1.2 VHDL语言设计流程 | 第15页 |
2.1.3 VHDL语言与VERILOG HDL语言比较 | 第15-16页 |
2.2 软件开发工具 | 第16-18页 |
2.2.1 QUARTUS II软件特点 | 第16-17页 |
2.2.2 QUARTUS II设计流程 | 第17-18页 |
2.2.3 QUARTUS II设计特性 | 第18页 |
2.3 本章小结 | 第18-20页 |
第三章 雷达实时目标模拟器方案设计 | 第20-25页 |
3.1 硬件方案设计 | 第20-23页 |
3.1.1 系统分析 | 第20-21页 |
3.1.2 系统组成 | 第21-22页 |
3.1.3 工作原理 | 第22-23页 |
3.2 软件方案设计 | 第23-24页 |
3.2.1 实时处理软件设计 | 第23页 |
3.2.2 实时控制软件设计 | 第23-24页 |
3.3 本章小结 | 第24-25页 |
第四章 雷达实时目标模拟器设计与实现 | 第25-59页 |
4.1 硬件电路设计与实现 | 第25-37页 |
4.1.1 DSP电路设计 | 第25-31页 |
4.1.2 FPGA电路设计 | 第31-33页 |
4.1.3 DDS电路设计 | 第33-36页 |
4.1.4 外围电路设计 | 第36-37页 |
4.2 处理控制软件设计 | 第37-58页 |
4.2.1 实时处理软件设计 | 第37-45页 |
4.2.2 实时控制软件设计 | 第45-58页 |
4.3 本章小结 | 第58-59页 |
第五章 系统调试、测试与结果分析 | 第59-64页 |
5.1 产品实物 | 第59页 |
5.2 调试出现的问题及解决的方法 | 第59-60页 |
5.3 系统测试 | 第60-62页 |
5.4 结果分析 | 第62-63页 |
5.5 本章小结 | 第63-64页 |
第六章 总结与展望 | 第64-66页 |
6.1 本文总结 | 第64-65页 |
6.2 工作展望 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |
附录A 串口接收模块软件代码 | 第69-72页 |
附录B 串口发送模块软件代码 | 第72-75页 |
攻硕期间取得的研究成果 | 第75-76页 |