致谢 | 第4-5页 |
摘要 | 第5-6页 |
Abstract | 第6-7页 |
缩写词列表 | 第11-15页 |
第一章 绪论 | 第15-23页 |
1.1 研究背景 | 第15-17页 |
1.2 研究现状 | 第17-20页 |
1.2.1 全数字预编码 | 第17-18页 |
1.2.2 混合预编码 | 第18-20页 |
1.3 论文主要内容和结构安排 | 第20-23页 |
第二章 毫米波大规模MIMO系统和预编码算法基本原理 | 第23-41页 |
2.1 毫米波大规模MIMO系统 | 第23-28页 |
2.1.1 信道建模 | 第23-26页 |
2.1.2 信道容量 | 第26-28页 |
2.2 全数字预编码算法 | 第28-32页 |
2.2.1 线性预编码算法 | 第29-31页 |
2.2.2 非线性预编码算法 | 第31-32页 |
2.3 混合预编码算法 | 第32-38页 |
2.3.1 经典混合预编码系统模型 | 第33-34页 |
2.3.2 基于OMP算法的混合预编码器设计 | 第34-37页 |
2.3.3 接收机设计方案 | 第37-38页 |
2.4 大规模MIMO信道状态信息反馈 | 第38-40页 |
2.4.1 基于信道互易性的反馈方式 | 第39页 |
2.4.2 基于码本的隐式反馈方式 | 第39页 |
2.4.3 基于压缩感知的反馈方式 | 第39-40页 |
2.5 本章小结 | 第40-41页 |
第三章 毫米波大规模MIMO系统高能效混合预编码算法研究 | 第41-61页 |
3.1 系统模型及其相应优化问题 | 第41-45页 |
3.1.1 系统模型 | 第41-43页 |
3.1.2 优化目标提出 | 第43-44页 |
3.1.3 信道模型 | 第44-45页 |
3.1.4 能效模型 | 第45页 |
3.2 Hy-WMMSE的混合预编码算法 | 第45-50页 |
3.2.1 模拟部分设计 | 第45-47页 |
3.2.2 数字部分设计 | 第47-50页 |
3.3 基于开关网络的天线选择算法 | 第50-52页 |
3.4 仿真结果 | 第52-59页 |
3.4.1 Hy-WMMSE算法的性能仿真 | 第53-57页 |
3.4.2 基于开关网络的天线选择算法性能仿真 | 第57-59页 |
3.5 本章小结 | 第59-61页 |
第四章 基于FPGA的全数字迫零预编码器设计实现 | 第61-85页 |
4.1 预编码器设计目标及平台介绍 | 第61-63页 |
4.1.1 设计目标 | 第61-62页 |
4.1.2 平台介绍 | 第62-63页 |
4.2 基于FPGA的预编码器实现方案 | 第63-78页 |
4.2.1 顶层结构 | 第64-67页 |
4.2.2 预编码矩阵计算模块化实现 | 第67-76页 |
4.2.3 计算复杂度分析 | 第76-78页 |
4.3 预编码器仿真及验证 | 第78-83页 |
4.3.1 软件仿真测试分析 | 第78-80页 |
4.3.2 资源占用分析 | 第80-81页 |
4.3.3 硬件测试及分析 | 第81-83页 |
4.4 本章小结 | 第83-85页 |
第五章 总结与展望 | 第85-87页 |
参考文献 | 第87-93页 |
攻读硕士学位期间主要的研究成果及参与的科研项目 | 第93页 |