超短基线定位系统数字信号处理平台设计
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第9-17页 |
1.1 研究背景与意义 | 第9页 |
1.2 水声定位系统简介 | 第9-12页 |
1.2.1 长基线定位系统 | 第10页 |
1.2.2 短基线定位系统 | 第10-11页 |
1.2.3 超短基线定位系统 | 第11-12页 |
1.3 超短基线定位系统原理及发展现状 | 第12-15页 |
1.4 论文研究内容 | 第15-17页 |
第2章 超短基线定位系统数字平台硬件设计 | 第17-35页 |
2.1 设计方案与处理器选型 | 第17-19页 |
2.1.1 指标与设计方案 | 第17-18页 |
2.1.2 核心处理器简介 | 第18-19页 |
2.2 数字系统电源设计 | 第19-20页 |
2.3 DSP硬件系统设计 | 第20-26页 |
2.3.1 时钟电路 | 第21-23页 |
2.3.2 程序引导电路 | 第23-24页 |
2.3.3 片外SDRAM接口电路 | 第24-25页 |
2.3.4 复位电路 | 第25页 |
2.3.5 网口通信电路设计 | 第25-26页 |
2.4 FPGA硬件系统设计 | 第26-34页 |
2.4.1 芯片供电 | 第26-27页 |
2.4.2 下载配置电路 | 第27页 |
2.4.3 多处理器间通信设计 | 第27-29页 |
2.4.4 A/D采集电路模块设计 | 第29-30页 |
2.4.5 串口通信模块设计 | 第30-31页 |
2.4.6 自检控制电路模块设计 | 第31-32页 |
2.4.7 以太网数据传输硬件设计 | 第32-34页 |
2.5 本章小结 | 第34-35页 |
第3章 超短基线定位系统数字平台软件设计 | 第35-51页 |
3.1 软件功能概述 | 第35-36页 |
3.2 FPGA部分软件实现 | 第36-46页 |
3.2.1 同步信号模块设计 | 第37-38页 |
3.2.2 指令解析模块设计 | 第38页 |
3.2.3 A/D采集模块设计 | 第38-40页 |
3.2.4 FIR滤波模块设计 | 第40-41页 |
3.2.5 串口模块设计 | 第41-42页 |
3.2.6 自检控制软件设计 | 第42-43页 |
3.2.7 原始数据传输软件设计 | 第43-46页 |
3.3 DSP软件实现 | 第46-50页 |
3.3.1 主片DSP软件设计 | 第46-47页 |
3.3.2 从片DSP软件设计 | 第47-48页 |
3.3.3 定位结果传输软件设计 | 第48-50页 |
3.4 本章小结 | 第50-51页 |
第4章 超短基线定位系统数字平台测试 | 第51-63页 |
4.1 FPGA功能测试 | 第51-56页 |
4.1.1 系统同步模块测试 | 第51-52页 |
4.1.2 串口通信模块测试 | 第52-53页 |
4.1.3 A/D采集模块测试 | 第53-54页 |
4.1.4 FIR滤波模块测试 | 第54-55页 |
4.1.5 处理器间通信测试 | 第55-56页 |
4.2 整机自检测试 | 第56-60页 |
4.2.1 接收自检测试 | 第56-59页 |
4.2.2 发射自检测试 | 第59-60页 |
4.3 以太网数据传输测试 | 第60-62页 |
4.3.1 W5300网口传输测试 | 第60页 |
4.3.2 DP83838网口传输测试 | 第60-62页 |
4.4 本章小结 | 第62-63页 |
结论 | 第63-64页 |
参考文献 | 第64-67页 |
致谢 | 第67-68页 |
附录 | 第68页 |