摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-15页 |
1.1 概述 | 第10页 |
1.2 研究动态 | 第10-12页 |
1.3 本课题的研究背景及意义 | 第12-13页 |
1.4 本文的主要内容 | 第13-15页 |
第2章 通信系统的理论基础 | 第15-27页 |
2.1 通信系统模型 | 第15-16页 |
2.2 调制解调技术 | 第16-24页 |
2.2.1 模拟调制技术 | 第16页 |
2.2.2 数字调制技术 | 第16-24页 |
2.3 数字信号处理 | 第24-25页 |
2.4 模数转换和采样定理 | 第25-26页 |
2.5 本章小结 | 第26-27页 |
第3章 通信综合实验系统的总体设计 | 第27-36页 |
3.1 需求分析 | 第27页 |
3.2 设计要求 | 第27-28页 |
3.3 总体架构与功能 | 第28-29页 |
3.4 工作原理 | 第29页 |
3.5 硬件选型 | 第29-31页 |
3.5.1 DSP芯片 | 第29-30页 |
3.5.2 CPLD芯片 | 第30页 |
3.5.3 FLASH存储器芯片 | 第30-31页 |
3.5.4 AD模数转换芯片 | 第31页 |
3.5.5 DA数模转换芯片 | 第31页 |
3.6 软件选择 | 第31-35页 |
3.6.1 CCS集成开发环境功能介绍 | 第32-33页 |
3.6.2 TMS320C54x系列DSP软件开发工具 | 第33-34页 |
3.6.3 DSP软件设计流程 | 第34-35页 |
3.7 本章小结 | 第35-36页 |
第4章 各功能模块的硬件设计 | 第36-47页 |
4.1 电源模块设计 | 第36-37页 |
4.1.1 DSP模块电源设计 | 第36-37页 |
4.1.2 其他模块电源设计 | 第37页 |
4.2 数字信源和数字终端模块设计 | 第37-38页 |
4.3 数字信号处理(DSP)模块设计 | 第38-41页 |
4.4 CPLD模块设计 | 第41-43页 |
4.5 数模(D/A)转换模块设计 | 第43-44页 |
4.6 模数(A/D)转换模块设计 | 第44-45页 |
4.7 FLASH模块设计 | 第45-46页 |
4.8 本章小结 | 第46-47页 |
第5章 软件设计与实现 | 第47-66页 |
5.1 数字信号处理模块软件设计 | 第47-55页 |
5.1.1 DSP软件设计流程 | 第47-49页 |
5.1.2 DSP引导方式设计 | 第49-51页 |
5.1.3 并口BOOTLOADER引导方式 | 第51-54页 |
5.1.4 在线FLASH编程 | 第54-55页 |
5.2 CPLD的软件设计 | 第55-57页 |
5.3 DA部分软件设计 | 第57-58页 |
5.4 数字调制解调的软件实现 | 第58-65页 |
5.4.1 ASK调制解调的实现 | 第58-59页 |
5.4.2 FSK调制解调的实现 | 第59-61页 |
5.4.3 QPSK调制解调的实现 | 第61-65页 |
5.5 本章小结 | 第65-66页 |
总结与展望 | 第66-68页 |
参考文献 | 第68-71页 |
附录A 通信综合实验系统的DSP实现部分源代码 | 第71-90页 |
附录B 攻读学位期间发表的学术论文 | 第90-91页 |
附录C 攻读学位期间参与的科研项目 | 第91-92页 |
致谢 | 第92页 |