基于DDS的数字基带模块设计与实现
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第10-15页 |
| 1.1 课题来源及意义 | 第10-11页 |
| 1.2 频率合成技术简介 | 第11-12页 |
| 1.3 直接数字频率合成技术国内外研究现状 | 第12-13页 |
| 1.4 课题工作及研究内容 | 第13-15页 |
| 1.4.1 主要工作内容 | 第13-14页 |
| 1.4.2 主要研究内容 | 第14-15页 |
| 第二章 模块总体设计方案分析 | 第15-22页 |
| 2.1 直接数字频率合成技术原理 | 第15-18页 |
| 2.2 数字基带模块设计方案选择 | 第18-21页 |
| 2.2.1 FPGA加高速数模转换器方案 | 第18页 |
| 2.2.2 控制器加DDS芯片方案 | 第18-19页 |
| 2.2.3 模块方案的确定 | 第19-21页 |
| 2.3 本章小结 | 第21-22页 |
| 第三章 模块硬件原理设计 | 第22-43页 |
| 3.1 总体设计方案 | 第22-23页 |
| 3.2 硬件设计及实现 | 第23-42页 |
| 3.2.1 电路设计 | 第23-42页 |
| 3.3 本章小结 | 第42-43页 |
| 第四章 印制电路板设计 | 第43-54页 |
| 4.1 信号完整性简述 | 第43页 |
| 4.2 印制电路板具体设计 | 第43-53页 |
| 4.2.1 PCB叠层设计 | 第43-45页 |
| 4.2.2 PCB元器件布局 | 第45-47页 |
| 4.2.3 PCB布线设计 | 第47-50页 |
| 4.2.4 电源设计 | 第50-51页 |
| 4.2.5 PCB接地设计 | 第51页 |
| 4.2.6 硬件抗干扰设计 | 第51-52页 |
| 4.2.7 电磁兼容性设计 | 第52-53页 |
| 4.3 本章小结 | 第53-54页 |
| 第五章 调试及测试分析 | 第54-62页 |
| 5.1 印制电路板实物图 | 第54页 |
| 5.2 印制电路板调试 | 第54-56页 |
| 5.3 模块测试 | 第56-60页 |
| 5.4 模块性能分析 | 第60-61页 |
| 5.5 本章小结 | 第61-62页 |
| 第六章 总结及展望 | 第62-65页 |
| 6.1 总结 | 第62-63页 |
| 6.2 展望 | 第63-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |