摘要 | 第5-6页 |
Abstract | 第6页 |
目录 | 第7-9页 |
第一章 绪论 | 第9-14页 |
1.1 研究背景及意义 | 第9页 |
1.2 国内外发展现状 | 第9-10页 |
1.3 人脸检测的应用 | 第10-12页 |
1.3.1 人脸检测的有关产品 | 第11-12页 |
1.4 FPGA平台概述 | 第12-13页 |
1.5 论文研究内容与安排 | 第13-14页 |
第二章 人脸检测系统设计方案 | 第14-18页 |
2.1 系统设计原理 | 第14页 |
2.2 系统设计需求 | 第14-15页 |
2.3 系统软硬件平台的选择 | 第15-18页 |
2.3.1 硬件平台的选择 | 第15-16页 |
2.3.2 软件平台的选择 | 第16-18页 |
第三章 人脸检测系统的FPGA硬件设计 | 第18-38页 |
3.1 系统硬件总体设计 | 第18-19页 |
3.2 核心板电路设计 | 第19-24页 |
3.2.1 JTAG下载模块 | 第19-20页 |
3.2.2 AS下载模块 | 第20-21页 |
3.2.3 SDRAM模块 | 第21-23页 |
3.2.4 SSRAM模块 | 第23页 |
3.2.5 FLASH模块 | 第23-24页 |
3.3 外围板电路设计 | 第24-32页 |
3.3.1 电源模块 | 第24-26页 |
3.3.2 RS_232串口通信模块 | 第26页 |
3.3.3 以太网通信模块 | 第26-28页 |
3.3.4 SD卡模块 | 第28-29页 |
3.3.5 VGA模块 | 第29-30页 |
3.3.6 音频模块 | 第30-31页 |
3.3.7 USB模块 | 第31-32页 |
3.4 PCB的信号完整性设计 | 第32-38页 |
3.4.1 信号完整性问题产生的机理 | 第33页 |
3.4.2 保证信号完整性的方法 | 第33-34页 |
3.4.3 EP2C70的高速信号核心板的PCB设计 | 第34-38页 |
第四章 人脸检测系统的VERILOG算法模块设计 | 第38-54页 |
4.1 软件系统总体流程 | 第38页 |
4.2 肤色检测算法 | 第38-43页 |
4.2.1 肤色检测模块的Verilog设计 | 第41-43页 |
4.3 中值滤波算法 | 第43-47页 |
4.3.1 中值滤波模块的Verilog设计 | 第44-47页 |
4.4 形态学滤波算法 | 第47-54页 |
4.4.1 形态学滤波模块的Verilog设计 | 第51-54页 |
第五章 系统仿真与实验 | 第54-60页 |
5.1 硬件仿真平台介绍及实验 | 第54-56页 |
5.2 软件仿真平台介绍及实验 | 第56-58页 |
5.3 功能验证实验 | 第58-60页 |
第六章 总结与展望 | 第60-62页 |
6.1 总结 | 第60页 |
6.2 展望 | 第60-62页 |
参考文献 | 第62-65页 |
致谢 | 第65页 |