| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第一章 绪论 | 第7-13页 |
| 1.1 课题意义及研究背景 | 第7-8页 |
| 1.2 国内外研究现状 | 第8-11页 |
| 1.3 论文组织结构 | 第11-13页 |
| 第二章 高速分频电路的研究 | 第13-39页 |
| 2.1 分频器概述 | 第13-18页 |
| 2.2 分频器原理及结构 | 第18-28页 |
| 2.3 基于注定锁定原理对CML结构分频器的原理分析 | 第28-32页 |
| 2.4 分频器噪声分析 | 第32-39页 |
| 2.4.1 白噪声 | 第34-37页 |
| 2.4.2 闪烁噪声 | 第37-39页 |
| 第三章 用于为谐波抑制系统提供本振信号的分频器研究与设计 | 第39-57页 |
| 3.1 谐波抑制系统概述 | 第39-40页 |
| 3.2 高速预分频器设计 | 第40-47页 |
| 3.3 高速预分频器仿真结果与分析 | 第47-50页 |
| 3.4 提供6路45°相位差信号的DIV4分频器设计 | 第50-53页 |
| 3.5 DIV4分频器仿真及测试结果 | 第53-57页 |
| 第四章 相位误差检测及校正电路的研究与设计 | 第57-71页 |
| 4.1 相位误差检测及校正电路概述 | 第57页 |
| 4.2 相位误差检测原理 | 第57-62页 |
| 4.3 相位误差校正原理 | 第62-64页 |
| 4.4 相位误差检测及校正电路设计和仿真结果 | 第64-71页 |
| 第五章 总结 | 第71-73页 |
| 参考文献 | 第73-81页 |
| 攻读硕士学位期间发表的论文 | 第81-83页 |
| 致谢 | 第83页 |