首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高速流水线模数转换器研究与设计

摘要第4-5页
Abstract第5页
第一章 绪论第8-14页
    1.1 研究背景与意义第8-9页
    1.2 国内外研究现状第9-11页
    1.3 论文的主要工作与结构安排第11-14页
第二章 模数转换器的基础理论第14-28页
    2.1 模数转换器的基础理论第14-18页
        2.1.1 采样原理第14-16页
        2.1.2 量化噪声第16-18页
    2.2 ADC的性能参数第18-22页
        2.2.1 基本参数第18页
        2.2.2 静态参数第18-20页
        2.2.3 动态参数第20-22页
    2.3 常见ADC的结构第22-25页
        2.3.1 全并行ADC(Flash ADC)第22-23页
        2.3.2 折叠插值型ADC(Folding and Interpolating ADC)第23-24页
        2.3.3 逐次逼近型ADC(SAR ADC)第24-25页
    2.4 流水线型ADC原理第25-26页
    2.5 本章小结第26-28页
第三章 流水线ADC关键模块电路分析第28-44页
    3.1 MDAC电路分析第29-33页
        3.1.1 MDAC工作原理第29-30页
        3.1.2 电容误差影响第30-32页
        3.1.3 运算放大器增益误差影响第32-33页
        3.1.4 运算放大器带宽误差影响第33页
    3.2 采样电路分析第33-38页
        3.2.1 有限采样带宽第34-35页
        3.2.2 导通电阻非线性第35页
        3.2.3 热噪声第35-36页
        3.2.4 时钟馈通第36-37页
        3.2.5 电荷注入第37-38页
    3.3 子ADC分析第38-42页
        3.3.1 子ADC分误差分析第39页
        3.3.2 数字校正技术第39-42页
    3.4 本章小结第42-44页
第四章 流水线ADC系统设计第44-54页
    4.1 流水线ADC系统优化方案第44-46页
        4.1.1 无SHA结构第44-45页
        4.1.2 电容缩放方案第45-46页
    4.2 系统噪声预算第46-49页
        4.2.1 系统噪声来源第46-48页
        4.2.2 系统噪声分配第48-49页
    4.3 采样网络及MDAC设计第49-53页
        4.3.1 第一级级采样网络及MDAC设计第49-53页
        4.3.2 第二级MDAC设计第53页
    4.4 本章小结第53-54页
第五章 流水线ADC电路设计第54-78页
    5.1 采样电路设计第54-58页
        5.1.1 下极板采样第54-55页
        5.1.2 栅压自举开关设计第55-58页
    5.2 运算放大器设计第58-69页
        5.2.1 运算放大器指标确定第58-60页
        5.2.2 运算放大器结构选择第60-61页
        5.2.3 运算放大器极零点安排第61-63页
        5.2.4 运算放大器仿真结果第63-68页
        5.2.5 共模反馈设计第68-69页
    5.3 比较器设计第69-72页
        5.3.1 比较器设计与仿真第69-71页
        5.3.2 亚稳态第71-72页
    5.4 子ADC设计第72-75页
    5.5 时钟电路设计第75-76页
    5.6 整体电路仿真第76-77页
    5.7 本章小结第77-78页
第六章 总结与展望第78-80页
    6.1 总结第78-79页
    6.2 展望第79-80页
致谢第80-82页
参考文献第82-86页
硕士阶段发表论文第86页

论文共86页,点击 下载论文
上一篇:一先天性白内障家系的疾病相关候选基因定位
下一篇:原发性结直肠淋巴瘤的临床特点、治疗及预后分析--基于SEER数据库及单中心经验的研究