摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 研究背景与意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 论文的主要工作与结构安排 | 第11-14页 |
第二章 模数转换器的基础理论 | 第14-28页 |
2.1 模数转换器的基础理论 | 第14-18页 |
2.1.1 采样原理 | 第14-16页 |
2.1.2 量化噪声 | 第16-18页 |
2.2 ADC的性能参数 | 第18-22页 |
2.2.1 基本参数 | 第18页 |
2.2.2 静态参数 | 第18-20页 |
2.2.3 动态参数 | 第20-22页 |
2.3 常见ADC的结构 | 第22-25页 |
2.3.1 全并行ADC(Flash ADC) | 第22-23页 |
2.3.2 折叠插值型ADC(Folding and Interpolating ADC) | 第23-24页 |
2.3.3 逐次逼近型ADC(SAR ADC) | 第24-25页 |
2.4 流水线型ADC原理 | 第25-26页 |
2.5 本章小结 | 第26-28页 |
第三章 流水线ADC关键模块电路分析 | 第28-44页 |
3.1 MDAC电路分析 | 第29-33页 |
3.1.1 MDAC工作原理 | 第29-30页 |
3.1.2 电容误差影响 | 第30-32页 |
3.1.3 运算放大器增益误差影响 | 第32-33页 |
3.1.4 运算放大器带宽误差影响 | 第33页 |
3.2 采样电路分析 | 第33-38页 |
3.2.1 有限采样带宽 | 第34-35页 |
3.2.2 导通电阻非线性 | 第35页 |
3.2.3 热噪声 | 第35-36页 |
3.2.4 时钟馈通 | 第36-37页 |
3.2.5 电荷注入 | 第37-38页 |
3.3 子ADC分析 | 第38-42页 |
3.3.1 子ADC分误差分析 | 第39页 |
3.3.2 数字校正技术 | 第39-42页 |
3.4 本章小结 | 第42-44页 |
第四章 流水线ADC系统设计 | 第44-54页 |
4.1 流水线ADC系统优化方案 | 第44-46页 |
4.1.1 无SHA结构 | 第44-45页 |
4.1.2 电容缩放方案 | 第45-46页 |
4.2 系统噪声预算 | 第46-49页 |
4.2.1 系统噪声来源 | 第46-48页 |
4.2.2 系统噪声分配 | 第48-49页 |
4.3 采样网络及MDAC设计 | 第49-53页 |
4.3.1 第一级级采样网络及MDAC设计 | 第49-53页 |
4.3.2 第二级MDAC设计 | 第53页 |
4.4 本章小结 | 第53-54页 |
第五章 流水线ADC电路设计 | 第54-78页 |
5.1 采样电路设计 | 第54-58页 |
5.1.1 下极板采样 | 第54-55页 |
5.1.2 栅压自举开关设计 | 第55-58页 |
5.2 运算放大器设计 | 第58-69页 |
5.2.1 运算放大器指标确定 | 第58-60页 |
5.2.2 运算放大器结构选择 | 第60-61页 |
5.2.3 运算放大器极零点安排 | 第61-63页 |
5.2.4 运算放大器仿真结果 | 第63-68页 |
5.2.5 共模反馈设计 | 第68-69页 |
5.3 比较器设计 | 第69-72页 |
5.3.1 比较器设计与仿真 | 第69-71页 |
5.3.2 亚稳态 | 第71-72页 |
5.4 子ADC设计 | 第72-75页 |
5.5 时钟电路设计 | 第75-76页 |
5.6 整体电路仿真 | 第76-77页 |
5.7 本章小结 | 第77-78页 |
第六章 总结与展望 | 第78-80页 |
6.1 总结 | 第78-79页 |
6.2 展望 | 第79-80页 |
致谢 | 第80-82页 |
参考文献 | 第82-86页 |
硕士阶段发表论文 | 第86页 |