多模CMOS频率综合器关键模块设计及其整体优化
摘要 | 第4-5页 |
Abstract | 第5-6页 |
缩略语表 | 第14-16页 |
第1章 绪论 | 第16-22页 |
1.1 课题背景与意义 | 第16-18页 |
1.2 频率综合器综述 | 第18-19页 |
1.3 研究内容与设计指标 | 第19-20页 |
1.4 论文的组织结构 | 第20-22页 |
第2章 小数频率综合器的基本原理与系统设计 | 第22-40页 |
2.1 基本模块与线性化模型 | 第22-29页 |
2.1.1 鉴频鉴相器和电荷泵 | 第23-25页 |
2.1.2 环路滤波器 | 第25-26页 |
2.1.3 压控振荡器 | 第26页 |
2.1.4 可编程整数分频器 | 第26-28页 |
2.1.5 Δ-Σ调制器 | 第28页 |
2.1.6 自动频率校准单元 | 第28页 |
2.1.7 环路线性化模型和传递函数 | 第28-29页 |
2.2 环路稳定性分析及参数设计 | 第29-32页 |
2.2.1 四阶二型锁相环稳定性分析 | 第29-30页 |
2.2.2 环路动态特性 | 第30-32页 |
2.2.3 环路参数计算 | 第32页 |
2.3 小数频率综合器性能分析 | 第32-36页 |
2.3.1 频率综合器相位噪声分析 | 第32-34页 |
2.3.2 Δ-Σ调制器量化噪声的影响 | 第34-36页 |
2.3.3 输出频率范围与频率分辨率 | 第36页 |
2.4 混合型FIR噪声滤除技术 | 第36-38页 |
2.5 小数频率综合器系统结构设计 | 第38-39页 |
2.6 本章小结 | 第39-40页 |
第3章 小数分频器电路设计与前仿真 | 第40-64页 |
3.1 高速二分频器的设计 | 第41-48页 |
3.1.1 电路结构 | 第41-43页 |
3.1.2 参数设计 | 第43-45页 |
3.1.3 缓冲设计 | 第45-46页 |
3.1.4 前仿真结果 | 第46-48页 |
3.2 可编程整数分频器设计与前仿真 | 第48-53页 |
3.2.1 四分频器设计 | 第48-49页 |
3.2.2 2/3分频器链设计 | 第49-51页 |
3.2.3 前仿真结果 | 第51-53页 |
3.3 Δ-Σ调制器的设计与前仿真 | 第53-61页 |
3.3.1 基本原理 | 第53-57页 |
3.3.2 结构与电路设计 | 第57-60页 |
3.3.3 前仿真结果 | 第60-61页 |
3.4 小数分频器前仿真结果 | 第61-62页 |
3.5 本章小结 | 第62-64页 |
第4章 AFC电路设计与前仿真 | 第64-76页 |
4.1 AFC的基本原理 | 第64-66页 |
4.1.1 AFC原理概述 | 第64页 |
4.1.2 时间比较法AFC | 第64-65页 |
4.1.3 频率比较法AFC | 第65-66页 |
4.2 AFC的结构设计 | 第66-72页 |
4.2.1 结构设计 | 第66-67页 |
4.2.2 最优控制字搜索模块设计 | 第67-70页 |
4.2.3 环路带宽校准模块设计 | 第70-71页 |
4.2.4 高速预计数器的设计 | 第71-72页 |
4.3 AFC的前仿真结果 | 第72-74页 |
4.4 本章小结 | 第74-76页 |
第5章 小数频率综合器整体优化设计与前仿真 | 第76-82页 |
5.1 系统整体优化设计 | 第76-77页 |
5.2 8输入可编程电荷泵设计 | 第77-79页 |
5.3 小数频率综合器整体前仿真结果 | 第79-81页 |
5.4 本章小结 | 第81-82页 |
第6章 小数频率综合器版图设计与后仿真 | 第82-94页 |
6.1 版图设计要点 | 第82-84页 |
6.1.1 版图布局与匹配 | 第82-83页 |
6.1.2 减小干扰与提高可靠性 | 第83-84页 |
6.1.3 其他设计要点 | 第84页 |
6.2 版图设计与后仿真结果 | 第84-91页 |
6.2.1 高速二分频器版图设计与后仿真 | 第85-87页 |
6.2.2 小数分频器版图设计与后仿真 | 第87-89页 |
6.2.3 自动频率校准单元后仿真 | 第89-90页 |
6.2.4 小数频率综合器整体版图设计 | 第90-91页 |
6.3 测试方案 | 第91-92页 |
6.4 本章小结 | 第92-94页 |
第7章 总结与展望 | 第94-96页 |
参考文献 | 第96-102页 |
致谢 | 第102-104页 |
攻读硕士学位期间发表的论文 | 第104页 |