基于正交鉴相的磁感应成像硬件系统设计
| 中文摘要 | 第1-4页 |
| 英文摘要 | 第4-7页 |
| 1 绪论 | 第7-13页 |
| ·磁感应成像技术简介 | 第7-9页 |
| ·国内外研究现状 | 第9-11页 |
| ·本论文所做工作 | 第11-13页 |
| 2 系统方案实现 | 第13-54页 |
| ·系统总体设计 | 第13-15页 |
| ·线圈与屏蔽 | 第15-21页 |
| ·选择线圈 | 第15-17页 |
| ·系统屏蔽 | 第17-21页 |
| ·激励电路 | 第21-25页 |
| ·信号源 | 第21-22页 |
| ·激励方式 | 第22-24页 |
| ·功率输出级 | 第24-25页 |
| ·鉴相电路 | 第25-35页 |
| ·锁相放大器 | 第26-27页 |
| ·鉴相原理 | 第27-30页 |
| ·确定鉴相方法 | 第30-35页 |
| ·前置放大电路 | 第35-38页 |
| ·移相电路 | 第38-45页 |
| ·电阻电容移相 | 第38-40页 |
| ·锁相环移相 | 第40-42页 |
| ·确定移相方法 | 第42-45页 |
| ·参考信号 | 第45-49页 |
| ·获取参考信号 | 第45-46页 |
| ·选择比较器 | 第46-49页 |
| ·控制电路 | 第49-52页 |
| ·主控制器 | 第49页 |
| ·引脚扩展 | 第49页 |
| ·串口通讯 | 第49-50页 |
| ·继电器控制 | 第50页 |
| ·DAC 控制 | 第50-51页 |
| ·上位机程序 | 第51-52页 |
| ·供电电源 | 第52页 |
| ·其他事项 | 第52-53页 |
| ·本章小结 | 第53-54页 |
| 3 系统性能测试及实验结果分析 | 第54-68页 |
| ·单通道实验 | 第54-65页 |
| ·基本信号测量 | 第56-58页 |
| ·线性度测试 | 第58-59页 |
| ·相位噪声 | 第59-60页 |
| ·相位漂移 | 第60页 |
| ·盐水实验 | 第60-65页 |
| ·多通道测量实验 | 第65-66页 |
| ·本章小结 | 第66-68页 |
| 4 总结与展望 | 第68-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-74页 |
| 附录:作者在攻读学位期间发表的论文目录 | 第74页 |