摘要 | 第5-7页 |
abstract | 第7-8页 |
第一章 绪论 | 第11-18页 |
1.1 无线通信宽带接收机研究背景 | 第11-12页 |
1.2 压缩感知接收机研究动态 | 第12-13页 |
1.3 硅基射频前端集成电路研究动态 | 第13-16页 |
1.4 本论文主要研究内容 | 第16-18页 |
第二章 压缩感知接收机低速序列混频方案 | 第18-30页 |
2.1 MWC架构压缩感知接收机 | 第19-21页 |
2.1.1 压缩感知理论分析 | 第19-20页 |
2.1.2 MWC系统结构 | 第20-21页 |
2.2 压缩感知接收机高速序列混频方案 | 第21-22页 |
2.2.1 宽带混频方案 | 第21-22页 |
2.2.2 高速序列混频方案缺点分析 | 第22页 |
2.3 低速序列代替高速序列混频方案设计 | 第22-28页 |
2.3.1 低速序列代替高速序列混频可行性分析 | 第23-27页 |
2.3.2 低速序列混频系统结构设计 | 第27-28页 |
2.4 本章小结 | 第28-30页 |
第三章 0.8-6 GHz CMOS低噪声放大器研究设计 | 第30-57页 |
3.1 MOSFET及片上无源器件使用策略 | 第30-34页 |
3.1.1 射频MOSFET模型分析 | 第30-32页 |
3.1.2 片上无源器件使用策略 | 第32-34页 |
3.2 CMOS低噪声放大器常见结构 | 第34-35页 |
3.3 低噪声放大器的带宽延拓技术 | 第35-43页 |
3.3.1 电感峰化技术仿真分析 | 第36-38页 |
3.3.2 两级均衡放大的宽带LNA设计 | 第38-43页 |
3.4 基于噪声抵消技术的宽带LNA设计 | 第43-50页 |
3.4.1 LNA电路设计 | 第44-46页 |
3.4.2 差分两路平衡放大仿真分析 | 第46-47页 |
3.4.3 噪声抵消仿真分析 | 第47-48页 |
3.4.4 非线性失真抵消分析 | 第48-50页 |
3.5 基于栅极电感峰化的电抗消除LNA设计 | 第50-56页 |
3.5.1 电抗消除LNA | 第50-51页 |
3.5.2 栅极电感峰化LNA设计 | 第51-56页 |
3.6 本章小结 | 第56-57页 |
第四章 有源混频器研究设计与系统集成 | 第57-70页 |
4.1 吉尔伯特混频器电路结构分析 | 第58-60页 |
4.1.1 转换增益 | 第58-59页 |
4.1.2 混频器的噪声系数 | 第59-60页 |
4.1.3 混频器的线性度 | 第60页 |
4.2 有源混频器电路设计 | 第60-63页 |
4.2.1 混频器电路结构 | 第60-62页 |
4.2.2 仿真结果 | 第62-63页 |
4.3 系统集成设计 | 第63-69页 |
4.3.1 整体系统电路结构 | 第63-65页 |
4.3.2 系统版图设计 | 第65-67页 |
4.3.3 系统后仿真设计 | 第67-69页 |
4.4 本章小结 | 第69-70页 |
第五章 芯片测试与分析 | 第70-79页 |
5.1 芯片测试系统 | 第70-72页 |
5.1.1 测试电路设计 | 第70-71页 |
5.1.2 测试系统设计 | 第71-72页 |
5.2 测试结果分析 | 第72-78页 |
5.2.1 静态电流测试 | 第72-73页 |
5.2.2 基本混频性能测试 | 第73-75页 |
5.2.3 序列混频测试 | 第75-78页 |
5.3 本章小结 | 第78-79页 |
第六章 总结与展望 | 第79-81页 |
6.1 研究工作总结 | 第79-80页 |
6.2 待解决的问题 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-86页 |
攻读硕士期间取得的研究成果 | 第86-87页 |