| 摘要 | 第1-10页 |
| ABSTRACT | 第10-12页 |
| 第一章 绪论 | 第12-16页 |
| §1.1 课题研究背景及意义 | 第12-13页 |
| §1.2 国内外研究发展现状 | 第13-15页 |
| §1.3 本文研究内容 | 第15-16页 |
| 第二章 高精度时延模拟算法研究 | 第16-34页 |
| §2.1 引言 | 第16页 |
| §2.2 基于内插滤波器组的动态时延模拟研究 | 第16-27页 |
| ·算法基本原理 | 第16-18页 |
| ·内插滤波器设计实例 | 第18-21页 |
| ·基于系数插值的延迟滤波算法 | 第21-23页 |
| ·性能分析 | 第23-27页 |
| §2.3 基于可变时延滤波器的动态时延模拟研究 | 第27-31页 |
| ·算法基本原理 | 第27页 |
| ·时延控制字计算 | 第27-28页 |
| ·可变时延滤波器设计 | 第28-30页 |
| ·性能分析 | 第30-31页 |
| §2.4 本章小结 | 第31-34页 |
| 第三章 高精度时延模拟实现技术研究 | 第34-50页 |
| §3.1 引言 | 第34-35页 |
| §3.2 基于内插滤波器组的高精度时延模拟技术研究 | 第35-40页 |
| ·基于流水线策略的内插时延滤波器优化设计 | 第35-39页 |
| ·流水线策略优化效果分析 | 第39-40页 |
| §3.3 基于可变时延滤波器的高精度时延模拟技术研究 | 第40-48页 |
| ·基于可变时延滤波器的高精度时延实现方案 | 第40-42页 |
| ·Farrow结构滤波器的仿真与性能分析 | 第42-47页 |
| ·可变时延滤波器与内插时延滤波器性能对比 | 第47-48页 |
| §3.4 本章小结 | 第48-50页 |
| 第四章 高精度时延模拟结果验证分析 | 第50-58页 |
| §4.1 验证平台及方案 | 第50-52页 |
| §4.2 验证结果 | 第52-58页 |
| ·高精度时延设计的验证 | 第52-55页 |
| ·信道模拟器的验证 | 第55-58页 |
| 第五章 结束语 | 第58-60页 |
| §5.1 工作总结 | 第58页 |
| §5.2 工作展望 | 第58-60页 |
| 附录A 499阶低通滤波器系数 | 第60-63页 |
| 附录B 时延滤波器系数 | 第63-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 作者在学期间取得的学术成果 | 第70页 |