基于状态检测的硬件防火墙的设计
| 摘要 | 第1-3页 |
| Abstract | 第3-6页 |
| 第一章 绪论 | 第6-12页 |
| ·课题研究背景 | 第6-7页 |
| ·国内外现状与动态 | 第7-9页 |
| ·课题的意义 | 第9-10页 |
| ·课题的工作 | 第10-11页 |
| ·论文的结构 | 第11-12页 |
| 第二章 基于状态检测的防火墙的原理 | 第12-23页 |
| ·网络安全技术 | 第12-15页 |
| ·网络安全威胁 | 第12-13页 |
| ·网络安全技术 | 第13-15页 |
| ·防火墙的技术 | 第15-19页 |
| ·包过滤技术 | 第16页 |
| ·应用代理网关 | 第16-17页 |
| ·状态检测技术 | 第17-18页 |
| ·防火墙的未来的发展 | 第18-19页 |
| ·状态检测防火墙的设计 | 第19-20页 |
| ·FPGA 技术 | 第20-22页 |
| 本章小结 | 第22-23页 |
| 第三章 硬件防火墙系统的设计 | 第23-29页 |
| ·总体需求、功能、指标 | 第23-24页 |
| ·防火墙设计原则 | 第24-25页 |
| ·硬件防火墙的总体结构设计 | 第25-28页 |
| 本章小结 | 第28-29页 |
| 第四章 FPGA 硬件防火墙的模块设计 | 第29-59页 |
| ·FPGA 硬件防火墙的硬件构架 | 第29-30页 |
| ·FPGA 防火墙软件模块设计 | 第30-58页 |
| ·PowerPC 处理器模块 | 第31-33页 |
| ·接口模块的设计 | 第33-34页 |
| ·预处理模块的设计 | 第34-39页 |
| ·提取关键字 A 模块的设计 | 第39-41页 |
| ·状态表匹配模块的设计 | 第41-52页 |
| ·“处理模块 A”模块设计 | 第52-53页 |
| ·“包过滤模块”的设计 | 第53-57页 |
| ·处理模块 B 的设计 | 第57-58页 |
| 本章小结 | 第58-59页 |
| 第五章 系统测试与分析 | 第59-64页 |
| ·关键字提取模块的测试 | 第59页 |
| ·包过滤模块的测试 | 第59-60页 |
| ·FPGA 板调试 | 第60-63页 |
| 本章小结 | 第63-64页 |
| 第六章 总结与展望 | 第64-66页 |
| ·总结 | 第64-65页 |
| ·进一步研究与开发 | 第65-66页 |
| 结束语 | 第66-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-70页 |
| 个人简历 | 第70页 |
| 在学期间发表的学术论文 | 第70页 |